- 1、本文档共196页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第四章 节 存储器(计算机组成原理).ppt
M0 地址 0 1 … … n-1 M1 n n+1 … … 2n-1 M2 2n 2n+1 3n-1 M3 3n 3n+1 4n-1 … … … … 地址译码 体内地址 体号 体号 (1)高位交叉 顺序编址 M0 地址 0 1 … … n-1 M1 n n+1 … … 2n-1 M2 2n 2n+1 3n-1 M3 3n 3n+1 4n-1 … … … … 地址译码 体内地址 体号 体号 (1)高位交叉 顺序编址 特点:不同请求源可同时对各体发出请求,各体同时工作;便于存储器扩充 M0 地址 0 4 … … 4n-4 M1 1 5 … … 4n-3 M2 2 6 4n-2 M3 3 7 4n-1 … … … … 地址译码 体号 体内地址 体号 (2)低位交叉 轮流编址 在不改变存取周期的前提下,增加存储器的带宽 时间 单体 访存周期 单体 访存周期 启动存储体 0 启动存储体 1 启动存储体 2 启动存储体 3 低位交叉的特点 设四体低位交叉存储器,存取周期为T,总线 传输周期为τ,为实现流水线方式存取,应满足 T = 4τ。 连续读取 4 个字所需的时间为 T+(4 -1)τ char A[3][4] 除此之外。。。。 3、高性能存储芯片 EDRAM – Extended DRAM CDRAM – Cache DRAM EDO DRAM – Extended Data Out DRAM SDRAM – Synchrony DRAM(168脚) RDRAM – Rambus DRAM DDR SDRAM(双倍速率同步动态随机存储器,184脚 ) DDR2 SDRAM(240脚,4Bit?Prefetch技术 ) DDR3 SDRAM(8Bit?Prefetch技术 ) IRAM – Integrated RAM ASIC RAM /diy/salon/cncd/study_cpu/0509/704650.html 4.3 高速缓冲存储器 一、概述 1、问题的提出 解决CPU访存优先级低于I/O的问题 解决CPU和存储器速度差异的矛盾 理论基础:局部性原理 时间局部性原理 空间局部性原理 这个还是比较重要的 2、cache工作原理 主存和缓存的编址 命中与未命中 cache的命中率 cache主存系统的效率 主存和缓存按块存储 块的大小相同 B 为块长 ~ ~ ~ ~ … … 主存块号 主存储器 0 1 2m-1 字块 0 字块 1 字块 M-1 主存块号 块内地址 m位 b位 n位 M块 B个字 缓存块号 块内地址 c位 b位 C块 B个字 ~ ~ ~ ~ … … 字块 0 字块 1 字块 C-1 0 1 2c-1 标记 Cache 缓存块号 (1)主存和缓存的编址 搞懂,会出些计算题。时间啦,命中率啦等等 缓存共有 C 块 主存共有 M 块 M C 主存块 已调入 缓存 主存块与缓存块 建立 了对应关系 用 标记来记录 与某缓存块建立了对应关系的 主存块号 命中 未命中 主存块与缓存块 未建立 对应关系 主存块 未调入 缓存 (2)命中与未命中 CPU 欲访问的信息在 Cache 中的 比率 命中率 与 Cache 的 容量 与 块长 有关 一般每块可取 4 ~ 8 个字 块长取一个存取周期内从主存调出的信息长度 CRAY_1 16体交叉 块长取 16 个存储字 IBM 370/168 4体交叉 块长取 4 个存储字 (64位×4 = 256位) (3)cache的命中率 效率 e 与 命中率 有关 则 e = × 100% tc h × tc+ (1-h)× tm 访问 Cache 的时间 平均访问时间 e = × 100% (4)cache-主存系统的效率 平均访存时间 h × tc+ (1-h)× tm 3、cache的工作流程 主 存 Cache 替换机构 可装进 ? 命中 ? 块号 块内地址 块号 块内地址 主存 Cache 地址映射 变换机构 Cache 存储体 CPU 访问主存 替换 Cache 否 否 是 是 访问主存装入 Cache 直接通路 Cache 地址 主存块号 地 址 总 线 数
您可能关注的文档
- 第十章 节 地上管道.ppt
- 第十章 节 无穷级数1-2.ppt
- 第十章 节 无穷级数3.ppt
- 第十章 节 无穷级数4.ppt
- 第十章 节 无穷级数5-6.ppt
- 第十章 节 生态环境保护与可持续发展(海洋环境生态学).ppt
- 第十章 节 脉冲波形的产生和整形(数字电子试题).ppt
- 第十章 节 中枢兴奋药 .ppt
- 第十章 节 人类疾病动物模型 .ppt
- 第十章 节 信息与沟通(公司治理与内部控制课件).ppt
- 基于人工智能教育平台的移动应用开发,探讨跨平台兼容性影响因素及优化策略教学研究课题报告.docx
- 高中生物实验:城市热岛效应对城市生态系统服务功能的影响机制教学研究课题报告.docx
- 信息技术行业信息安全法律法规研究及政策建议教学研究课题报告.docx
- 人工智能视角下区域教育评价改革:利益相关者互动与政策支持研究教学研究课题报告.docx
- 6 《垃圾填埋场渗滤液处理与土地资源化利用研究》教学研究课题报告.docx
- 小学音乐与美术教师跨学科协作模式构建:人工智能技术助力教学创新教学研究课题报告.docx
- 《航空航天3D打印技术对航空器装配工艺的创新与效率提升》教学研究课题报告.docx
- 教育扶贫精准化策略研究:人工智能技术在区域教育中的应用与创新教学研究课题报告.docx
- 《区块链技术在电子政务电子档案管理中的数据完整性保障与优化》教学研究课题报告.docx
- 《中医护理情志疗法对癌症患者心理状态和生活质量提升的长期追踪研究》教学研究课题报告.docx
文档评论(0)