altium 6 上机操作手册.pdfVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
altium 6 上机操作手册

ProtelNexar 上机操作手册 基于 Nanoboard NB1 系统验证板 1、实战一:用VHDL 语言创建 4 选一多路选择器 2 、实战二:用Verilog HDL 语言创建 4 选一多路选择器 3、实战三:建立VHDL 测试平台 4 、实战四:原理图与硬件描述语言混合输入设计 —— NanoBoard NB1 上 LED 显示示例 5、实战五:利用虚拟仪器中的IO 模块验证通用 8 位乘法器 6、实战六:利用逻辑分析仪构建片上验证平台 —— 用逻辑分析仪采集计数器的输出信号 7、实战七:利用Nexar 提供的 51 处理器内核构建 PS2 接口设计 8、实战八:利用Nexar 提供的实时操作系统 RTOS51 建立多线程示例 9、实战九:用户自定义的IP Core 设计 附录:关联示例说明 前言: Altium 公司上海代表处鉴于 Nexar 这款嵌入式系统 EDA 设计工具在数字可编程逻辑 器件上设计逻辑电路和在内嵌的微处理器内核上设计嵌入式软件的特性,并结合 Altium 公司的 Nanoboard NB1 系统验证板,列举出以下示例,帮助用户更好的学习、理解 Nexar 在设计中的发挥的作用。 由于编者的水平有限,加之时间仓促,本手册难免有错误和不妥之处,恳请读者批评 指正。 用户可以浏览下面的网站同步更新 Altium 公司的软件: 英文网站: 中文网站: 并可通过电子信箱和电话获取本地技术支持: 电子邮箱:support@ 电 话:021 实战一:用VHDL 语言创建 4 选一多路选择器 在本例中将用 Nanoboard NB1 系统验证板上的 8 位拨码开关和 8 位发光两 极管来验证用 VHDL 硬件描述语言创建的多路选择器模块。 实验需求:Nexar 、Nanoboard NB1 和示波器 实验目的: VHDL 源码: SubModule MUX41 -Library IEEE; Use IEEE.Std_Logic_1164.all; entity MUX41 is port -- MUX41模块端口定义 ( a : in std_logic; b : in std_logic; c : in std_logic; d : in std_logic; sel : in std_logic_vector(0 to 1); out_1 : out std_logic_vector(7 downto 0) ); end MUX41; -architecture Structure of MUX41 is -- Component Declarations -- Signal Declarations begin process (a,b,c,d,sel) begin case sel is -- 多条件选择 when 00 =out_1(0)=a; when 01 =out_1(2)=b; when 10 =out_1(4)=c; when 11 =out_1(6)=d; end case; end process; end Structure; 上机操作过程: a、 建立一个FPGA工程,命名为FPGA_VHDL_MUX.prjfpg b 、 在工程中新建一个原理图文件和VHDL文件,分别命名为VHDL_MUX.schdoc和 MUX41.vhd,在添加库中对应FPGA的约束文件,NB1_6_EP1C12Q240.constraint c、 在原理图文件中,利用菜单Design中Create Sheet Symbol from Sheet命令, 然后在弹出的窗口中选择文件MUX41.vhd,则生成一个如下图的图表符 d、 利用菜单Project中的Configuration Manager命令,然后在弹出的窗口中,添 加一个Configurations,并选中 e、 最后,在系统控制窗口中完成从编译到下载后,利用Nanoboard NB1板验证设计 实战二:用Verilog HDL 语言创建

文档评论(0)

cgtk187 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档