- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
利用 MAX II CPLD 实现 NAND 闪存接口
利用 MAX II CPLD 实现
NAND 闪存接口
2007 年 12 月, 1.0 版 应用笔记 500
引言 本文档详细介绍怎样在 Altera® MAX® II CPLD 中实现NAND 闪存接
口。本设计可以采用Samsung 或者 AMD NAND 闪存来实现。
闪存 闪存是非易失半导体存储器,可以编程并能够重新编程。它将信息存储在
单元阵列中,每个单元存储一个比特的信息。单元采用了双逻辑门结构,
控制逻辑门和 MOSFET 硅基底之间是浮动逻辑门。采用了二氧化硅绝缘
体来隔离浮动逻辑门。这就是闪存的基本存储机制。
NOR 闪存和NAND 闪存是两种类型的闪存。NOR 闪存支持随机访问,
而 NAND 闪存是顺序访问器件。这两类闪存的接口有很大不同。NOR
闪存采用了专用地址线和数据线,而NAND 闪存没有专用地址线。
和 NOR 相比, NAND 有明显的优势,例如,由于采用了较小的单元面
积,后者的单位比特成本更低,容量更大,更稳定,而且容易擦除,编程
时间更短。这些优势使得NAND 闪存成为产品应用更好的选择,例如:
USB 闪存驱动器、mp3 播放器、数字音频记录、数字电话应答设备 (TAD)
的数据存储、数码相机以及CompactFlash 和 MemoryStick 等存储卡。
本文档详细介绍怎样在 Altera MAX II CPLD 中实现NAND 闪存接口。
设计可以采用 Samsung 或者 AMD NAND 闪存来实现。实例中采用了
AMD Am30LV0064D 和 Samsung K9F4008W0A 闪存。
AMD NAND 闪存(Am30LV0064D) 是64-Mbit 大容量存储器件,适合连续
数据和要求快速写入功能的高密度应用。初始页面读取时间是 7 µs,后续
字节访问时间小于 50 ns 。
Samsung NAND FLASH (K9F4008W0A) 是512 K × 8 位存储器,适合不需
要高性能或者大容量闪存的应用。它支持 32 字节帧读操作,随机访问时
间为 15 µs,后续访问时间为 120 ns。
利用 MAX II 实 图 1 所示为接口结构图。系统发出的命令以编码格式到达 NAND 闪存接
口输入。每一操作采用了不同的编码格式,通过3 位宽控制总线送出。请
现 NAND 闪存 参考表 2 。
接口
Altera 公司 1
AN-500-1.0
应用笔记 500 :利用Altera MAX II CPLD 实现 NAND 闪存接口
表 1 对接口引脚进行了说明。利用使能/ 禁止信号输入,可以分别进行使
能或者禁止 (ALE 、 CLE、 SE 和 WE) 操作。 NAND 闪存接口模块
(Altera MAX II
文档评论(0)