基于DSP 的多路数据采集系统的设计与实现.docVIP

基于DSP 的多路数据采集系统的设计与实现.doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于DSP 的多路数据采集系统的设计与实现

题目:基于DSP 的多路数据采集系统的设计与实现 作者:陆广平,卜迎春 文章编号:1000-7024 (2010) 20-4368-04 摘要:根据设计要求提出系统总体设计方案,系统采用高速 A/D 转换器和 DSP 芯片,设计出多路数据采集系统的硬件电路,结合相关的软件,对采集的数据处理后用 CCS5000 在计算机上实时显示数据处理后的多通道波形图。实验结果表明,该系统工作稳定,实现了对不同采集信号的实时处理,根据输出要求的不同设计对应的程序,因此可以在工业生产过程中使用该系统。 关键字:数字信号处理器; 数据采集系统; 模数转换芯片; 实时数据处理; 闪存提出问题: 数据采集系统首要任务是将传感器采集到的信号调理后进行模数转换,而数据采集是获取信息的重要手段,在生产过程、科学研究等领域中发挥着及其重要的作用,由于现代工业生产和科学研究对数据采集的要求日益提高,在瞬态信号测量、图像处理等一些高速、高精度的测量中,信号的幅值和频是迫切需要解决的实际问题,高速多通道 A/D 转换芯片的出现,为高速数据采集提供了有力的基础。 解决方案: 1. 多路数据采集系统硬件电路设计 利用TMS320VC5416 实现多路数据采集的硬件电路如图2 所示[5-6],图 2 中AM29LV800 以及 74LVTH16245 的数据线D0~D15直接与 TMS320VC5416 的数据线 D0~D15相连;AM29LV800的地址线A0~A18直接与TMS320VC5416的地址线A0~A18相连;ADS7864Y 的通道选择线接 TMS320VC5416 的 A0~A2。R/W是TMS320VC5416 的外部设备读/写控制线,它用来对外部存储器及数据进行读/写操作。将 TMS320VC5416 的 HPIENA 接地使 HPI 功能被禁止,此时 HD0~HD7为可编程的通用 I/O,复位时,DSP 采 样 HPIENA 以 决 定 HPI 是 否 使 能。利 用TMS320VC5416 的 HD0~HD7来控制AM29LV800、ADS7864Y的片选信号以及选通 74LVTH16245 的 OE1、OE2、T/R1、T/R2信号。TMS320VC5416 的握手信号 XF 与 ADS7864Y 的 相连。TMS320VC5416 采用双电源供电,内核电源是 1.6V,接口电源是 3.3V,所以与 TMS320VC5416 连接的器件最好选用供电电源为 3.3V 的器件[7]。74LVTH16245 就是一款 3.3V 供电的器件,因而大大简化了硬件接口电路的连接。TLC2274 的 1IN+、2IN+、3IN+、4IN+分别作为四路模拟信号的输入端 AIN 3、AIN4、AIN1、AIN2,四路模拟信号经过放大后从 1OUT、2OUT、3OUT、4OUT 输出后分别进入 ADS7864Y 的B0-、B1+、C0-、C1+,当 管脚为低时对此四路模拟信号进行同步模数转换,转换结束后当 、 为低电平时16 位数据DB0~DB15进入收发器74LVTH1624的B0~B1然后从 A0~15进TMS320VC5416 的 D0~D15进行数据处理。数据被临时存放在DRAM 的从 2000h 开始的地址单元中,处理结束后数据被放在 DRAM 的从 4000h 开始的地址单元中。通过 CCS 开发环境可以在计算机上显示四路波形信号。ADS7864Y 的 CLOCK 管脚接入一个 fCLK= 8MHz 的有源晶振,其 fSAMPLE= 500kHz。TMS320VC5416 的 X1、X2管脚之间接入一个 16MHz的晶振使DSP芯片的内部振荡器工作,同时将TMS320VC5416 芯片的 CLKMD1、CLKMD2、CLKMD3通过10K 的电阻接 3.3V 电压,使内部振荡器的频率除以 2。另外,为 TMS320VC5416 外接了一个 8M 的存储器,以防止 DSP 芯片实时处理大量的数据时其内部存储空间不够。 2多路数据采集系统软件设计 2.1定时器的设置 片内定时器是一个可编程的定时器[8],它由 3 个寄存器组成,分别为 TIM(定时器寄存器)、PRD(定时器周期寄存器) 和TCR(定时器控制寄存器)。片内定时器是软件可编程的,用于周期性地产生中断和周期输出,TINT(定时器中断) 频率可由公式(1)计算式中:tc(c)——CPU时钟周期,PRD——定时器周期值,TDDR— —定时器分频系数。 2.2数据采集系统程序设计 A/D 转换相对于计算机来说是一个较为缓慢的过程。一般采用中断方式启动转换或保存结果,这样在 CPU 忙于其它工作时可以少占用处理时间。设计转换程序应首先考虑处理过程如何与 A/D 转换的时间相匹配,根据实际需要

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档