- 1、本文档共58页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[信息与通信]04-DaVinci DSP端代码优化策略
DaVinci DSP端代码优化策略 * * * * * * * * * * * * * * * (线性)汇编优化—软件流水 例程中每次循环迭代需要8个周期 .D单元的LDW在0,8,16,24等周期 .M单元的MPY和MPYH在5,13,21,29等周期 .L单元的ADD在7,15,23,31等周期 .S1单元的SUB在1,9,17,25等周期 .S2单元的B在2,10,18,24等周期 依次画出编排表 * (线性)汇编优化—软件流水 uint/ cycle 0,8,… 1,9.. 2,10… 3,11,… 4,12,… 5,13,… 6,14,… 7,15,… .D1 LDW .D2 LDW .M1 MPY M2 MPYH .L1 ADD .L2 ADD .S1 SUB .S2 B * (线性)汇编优化—软件流水 uint/ cycle 0,8,… 1,9.. 2,10… 3,11,… 4,12,… 5,13,… 6,14,… 7,15,… .D1 LDW * LDW ** LDW *** LDW **** LDW ***** LDW ****** LDW ******* LDW .D2 LDW * LDW ** LDW *** LDW **** LDW ***** LDW ****** LDW ******* LDW .M1 MPY * MPY ** MPY M2 MPYH * MPYH ** MPYH .L1 ADD .L2 ADD .S1 SUB * SUB ** SUB *** SUB **** SUB ***** SUB ****** SUB .S2 B * B ** B *** B **** B ***** B * (线性)汇编优化—反馈解决方案 编译器对一个循环的软件流水处理 限定循环使之适合流水 收集循环资源利用情况 对循环进行软件流水 反馈解决方案 编译完成会生成相关反馈信息 给出各个功能单元的利用情况 给出软件流水是否成功,以及失败的原因 * References TMS320C64X+ DSP Cache Users Guide(spru862B) Using DMA with Framework Components for C64x+ VICP Computation Unit Library and VICP Scheduling Unit Library for DM6446,etc.(sprugn1c) TMS320C64X+ DSP Image/Video Processing Library Programmers Guide(spruf30A) TMS320C6000 Assembly Language Tools Users Guide(spru186s) TMS320C6000 Optimizing Compiler Users Guide(spru187Q) TMS320C6000 Programmers Guide(spru198j) * Thank you! * * * * * * * * * * * * * * * * * * * * * * * * * * CACHE优化—configuration 设置CACHE大小 CACHE_L1pSetSize() CACHE_L1dSetSize() CACHE_setL2Size() CACHEABILITY配置 CACHE_enableCaching(MARn) * CACHE优化—代码优化 优化目的:减少CACHE MISS率 优化方法: 调整函数的存放顺序 调整代码结构 尺寸大于L1P * CACHE优化—代码优化 调整函数的存放顺序 EXTERNAL MEM CACHEABILITY的配置 CMD文件中的相关设置 连接器命令文件 GROUP:强制几个输出段连续定位 代码中的函数位置指定 #pragma CODE_SECTION(func_name, “mem_section”) * CACHE优化—代码优化 TIPS 编译后函数的映射地址(map文件) 编译后函数的实际大小(map文件) L1P的空间与函数尺寸的对应 数据的存取上也会存在上述问题 #pragma DATA_SECTION()—一般针对数组 主要的数据存取优化方式—EDMA Pragma伪指令后面讲 * EDMA(增强型DMA) 与DMA相比有以下增强功能 提供64个通道 优先级可编程功能 连接数据传输链的功能 允许读/写任何可寻址存储器空间的数据搬移工作,包括片内片外存储器及其他外设 EDMA3传输方式 第一维/数组:一次传输一个数组,该数组包含ACNT个相邻字节 第二维/帧:一次传输一帧,该帧包含BCNT个数组,数组上描述 第三维/块
您可能关注的文档
最近下载
- 睿能热泵热水机安装手册-上海海立睿能.PDF
- 林业系统事业单位招聘考试《林业知识》真题库及答案1000题(参考).docx VIP
- 铁路客运车站标识系统暂行技术条件.doc VIP
- 基于产教融合背景下的高职汽车专业建设研究.pptx VIP
- 金银花生产技术规程.pdf VIP
- 山东省青岛实验高中2024届高一数学第二学期期末统考试题含解析.doc VIP
- 青岛《海绵城市设施运行维护导则》(2019修订版).pdf
- 2025年人教版小学六年级数学下册奥数竞赛测试考试题(附答案解析).docx VIP
- 课程思政教学比赛案例:《数字电子技术》课程.docx VIP
- 巧克力糖自动包装机.doc VIP
文档评论(0)