数字电子技术基础 习题题库121615391.ppt

  1. 1、本文档共131页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术基础 习题题库121615391

6. 下列电路中,常用于数据串并行转换的电路为( )。 A.加法器 B. 计数器 C.移位寄存器 D.数值比较器 7. 判断图题所示电路为 ( ) : A.数码寄存器 B.左移位寄存器 C.右移位寄存器 8. 某移位寄存器的时钟脉冲频率为100KHZ,欲将存放 在该寄存器中的数左移8位,完成该操作需要( )时间。 A.10μS B.80μS C.100μS D.800ms B C B 9. N个触发器可以构成能寄存( )位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N 10. 8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。 A.1 B.2 C.4 D.8 11. 判断图题所示电路为何种计数器( )。 A.异步二进制减法 B.同步二进制减法 C.异步二进制加法 D.同步二进制加法 B D A 13.如图所示,74HC148是8线-3线优先编码器,试判断输出信号W、Z、B2、B1、B0的状态(高电平或低电平)。 14.用3线-8线译码器74HC138和与非门分别实现下列逻辑函数。 提示:先将下列逻辑函数转换成最小项表达式,然后再转换成与非-与非表达式。另外,74HC138的输出分别等于输入变量的与非逻辑,例如, 。 1) 2) 解:1) 2) 15.试用EPROM实现一组逻辑函数: 指出需要多大容量的EPROM,并且列出存储矩阵的存储内容表。 解:需要 位,即16×4位容量的EPROM。经过函数变换, 一、判断题 1. 由两个TTL或非门构成的基本RS触发器,当 R=S=0时,触发器的状态为不定。( ) 2. RS触发器的约束条件RS=0表示不允许出现 R=S=1的输入。( ) 第四章 触发器电路 √ × 3. 边沿JK触发器,在CP为高电平期间,当 J=K=1时,状态会翻转一次。( ) 4. 同步触发器存在空翻现象,而边沿触发器 和主从触发器克服了空翻。( ) 5. D触发器的特性方程为Qn+1=D,与Qn无 关,所以它没有记忆功能。( ) 6. RS触发器的不定状态是指 RS输入信号同时消失后(同时变为“0”或同时变为“1”),触发器转换到什么状态将不能确定,可能为1态,也可能为0态。 ( ) × √ × √ 二、单项选择题 1. 为实现将JK触发器转换为D触发器,应使 。 A. J=D, K= B. K=D, J= C. J=K=D D. J=K= 2. 对于JK触发器,若J=K,则可完成 触发器的逻辑功能。 A.RS B.D C.T D.Tˊ 3. 欲使D触发器按Qn+1= 工作,应使输入 D= 。 A. 0 B. 1 C. Q D. A C D 4. 对于D触发器,欲使Qn+1=Qn,应使输入 D= 。 A. 0 B. 1 C.Qn D. 5. 一个触发器可记录一位二进制代码,它有( )个稳态。 A.4 B.1 C.2 D.3 6. 在下列触发器中,有约束条件的是( )。 A.主从JK 触发器 B.主从D 触发器 C.逻辑门控RS 锁存器 D.边沿D 触发器 C C C 三、多项选择题 1. 欲使JK触发器按Qn+1= 工作,可使JK触发器 的输入端 。 A. J=1 , K=Qn B. J=Qn ,K= C. J= , K=Qn D. J= ,K=1 2. 对于T触发器,若原态Qn=1,欲使次Qn+1=1, 应使输入T= 。 A. 0 B. 1 C. Qn D.

文档评论(0)

2017meng + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档