- 1、本文档共42页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章 CPU-H03
7、奇偶校验 · DP3--DP0 数据的4个字节奇偶校验码 · PCHK 奇偶校验错 8、中断/复位 · INTR 可屏蔽中断请求 · NMI 不可屏蔽中断请求 · RESET 复位 9、 有关高速缓冲的信号 · KEN 高速缓冲允许 · FLUSH 高速缓冲清除 · AHOLD和EADS 用于高速缓冲行无效周期 · PWT和PCD 页面高速缓冲控制 其它信号 · FERR 浮点出错 · IGNNE 忽略数值错误 · A20M 第20位地址屏蔽错 · CLK 提供给CPU的时钟信号,20M--100MHZ。 1、总线分类(按位置分) 片内总线 CPU芯片内部传送信息的连线。 内部总线 同一集成电路板上各芯片之间的连线。 系统总线 各集成电路板之间的连线。(PCI、ISA) 外部总线 微机系统与其他设备间的连线。(USB、1394) 2、总线操作时钟* 时钟周期:微处理器内部操作频率,是微处理器执行指令的最小时间单位,又称T状态 。 总线周期:CPU对M或I/O端口完成一次读/写操作所需时间。 由2个或2个以上时钟周期组成。 指令周期:CPU执行一条指令所需的时间。 第5节 微处理器的总线周期 3、总线操作步骤* 总线请求和仲裁阶段 当有多个模块提出总线请求时,必须由仲裁机构仲裁,确定将总线的使用权分配给哪个模块。 寻址阶段 取得使用总线权的模块,经总线发出本次要访问的M或I/O端口的地址和有关命令。 传送数据阶段 主模块(指取得总线控制权的模块)与其它模块之间进行数据的传送。 结束阶段 主从模块将有关信息从总线上撤除,主模块交出总线的控制权。 4、80486的基本总线操作时序 总线时序:与完成总线操作有关的地址线、数据线、控制线及时钟信号相互之间的先后关系,一般用时序图表示。 例:单周期总线传送时序: CLK ADS M/IO D/C BE W/R RDY BLAST 数据 PCHK T1时钟 T2时钟 5、 80486微机的系统总线 为了简化硬件电路的设计,简化系统结构,常用一组线路,配置以适当的接口电路,与存储器和各外围设备联结,这组共用的联结线路,称为总线,这里指的是外部总线。 外部总线在使用中渐渐形成标准,称为总线标准。 先后出现的常用总线标准有:PC总线,ISA总线,EISA总线,VL总线和PCI总线。 PC总线 以PC/XT机为主的总线,62根引线,工作频率4.77MHZ 20根地址线,寻址1M字节空间,8条数据线 IRQ2--IRQ7共 6级中断 DREQ1---DREQ3共3个DMA通道 ISA总线(Industry standard architecture) 为PC/AT机而建立的系统总线标准,也叫AT总线. 是对XT总线(PC总线)的扩展, 保留了原62引脚的插槽,以适应兼容要求,同时增加了延伸的36引脚插槽。目前286、386、486微机大都采用了ISA标准总线。 ?64K I/O地址空间(0000H~FFFFH) ?24条地址线,16M存储器地址空间(000000H~FFFFFFH) ?16位数据线,8位或16位数据存储 ?15级硬中断 ?7级DMA通道 工作频率8MHZ EISA总线 为32位机而设计,是ISA总线的32位扩展. PCI总线(peripheral component interconnect) PCI是一种高性能的32位局部总线,为奔腾处理器设计,其主要特点: (1)性能优良 PCI总线的时钟为33MH,与CPU时钟无 关。它的总线宽度为32位,可扩充到64位。 (2) 灵活性、兼容性好 (3) 自动配置,使用方便 (4) 发展前途好 (5) 价格较低 总 结 理解80X86内部结构中各部分的作用 透彻理解80X86基本寄存器中各寄存器的含义和作用 了解80X86的三种工作模式,并进一步透彻理解实地址模式中存储器寻址方法 了解80X86芯片的引脚信号,掌握其中地址总线、数据总线等重要信号的作用 理解各总线的定义,能区分时钟周期、总线周期和指令周期的含义,了解80X86的总线操作时序 作业: P59 (新版教材) 2、4、8、9、14 作业(选做): 任选一种微处理器架构,从内部寄存器结构、存储器组织、总线及时序设计、功耗控制(绿色环保节能)、指令集等各方面说明其优缺点。 要求: 微处理器架构可以是任何公司的各代各系列产品,包括我国的龙芯等; 只能选一种微处理器架构进行详细说明,当然可以和其他的架构进行对比; 优缺点的说明需要有具体技术参数的支持,并对参数作通俗的解读。 第2章 微处理器及其结构 第1节
您可能关注的文档
- 第1章古生物地层.ppt
- 第1章-马克思主义中国化的历史进程.ppt
- 第1章市场调查过程.ppt
- 第1章机械基础知识.ppt
- 第1章法律法规及机构.ppt
- 第1章管理科学的产生与发展.ppt
- 第1章第3节电学基础.ppt
- 第1节 土木建筑专业图.ppt
- 第1节 n阶行列式的定义.ppt
- 第1节 减数分裂下.ppt
- 10《那一年,面包飘香》教案.docx
- 13 花钟 教学设计-2023-2024学年三年级下册语文统编版.docx
- 2024-2025学年中职学校心理健康教育与霸凌预防的设计.docx
- 2024-2025学年中职生反思与行动的反霸凌教学设计.docx
- 2023-2024学年人教版小学数学一年级上册5.docx
- 4.1.1 线段、射线、直线 教学设计 2024-2025学年北师大版七年级数学上册.docx
- 川教版(2024)三年级上册 2.2在线导航选路线 教案.docx
- Unit 8 Dolls (教学设计)-2024-2025学年译林版(三起)英语四年级上册.docx
- 高一上学期体育与健康人教版 “贪吃蛇”耐久跑 教案.docx
- 第1课时 亿以内数的认识(教学设计)-2024-2025学年四年级上册数学人教版.docx
文档评论(0)