第10章使用Design EntryHDL输入电路图.pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第10章使用Design EntryHDL输入电路图

第10章 使用Design EntryHDL 输入电路图 10.1 DE HDL参数设置 10.2 DE HDL电路原理图元件库的结构安排 10.3 原理图库管理器Library Explorer 10.4 原理图库元件设计软件Part Developer 10.5 DE HDL原理图设计系统的使用 10.6 电路板设计流程 10.7 小 结 10.8 习 题 教学提示:DE HDL(Design Entry HDL),以前的名称为Concept HDL,它是Cadence公司自己开发设计的电子线路图输入工具,因为早期版本的Studio和Expert现在分别称为200系列和600系列,所以,对应地有Design HDL 220,230和620,630等。开发人员可以利用它输入电路图,完成平面或分层电路板的电子线路图设计工作。从DE HDL环境中可以启动约束管理器,定义或编辑设计规则。DE HDL生成的信号网表(netlist)文件用于PCB Editor制版或使用VHDL等工具进行板级仿真。OrCAD与Cadence合并之后,其Capture软件改名PCB Design CIS,两者格式有所差异,但在PCB Editor中同样使用。 教学要求:掌握DE HDL的一般使用流程,学会电路图元件库的开发和利用DE HDL输入电路原理图。 绪 论 DE HDL是Allegro的电路原理图输入系统,具有全面、高效、灵活及功能强大等特点,它帮助设计者完成电路原理图的整个设计流程,包括:进行层次原理图及平面原理图的输入、原理图检查以及生成料单和信号网表文件等工作 按照实例要求,在设计好所需的电路以及选定所需的元器件,并且已经在Project Manager中建立了设计项目(这里示例为microchip,在目录\..\p1下)和库项目(这里示例为microchip_lib,所含内容在目录\..\p1\worklib下)之后,一般按以下顺序工作: (1) 参数设置。 (2) 使用Part Developer设计开发自己所需的电路原理图元件图库。 (3) 使用DE HDL进行电路图输入。 10.1 DE HDL参数设置 设置内容包括:系统附带的原理图元件库及自用原理图元件库路径设定,画面参数设置等。 10.1.1 原理图元件库设置 对于给定的实例设计项目microchip.cpm,单击项目管理器界面内的Setup按钮,会弹出Project Setup对话框,如图10.1所示 .在Global选项卡中单击cds.lib框右部的Edit按钮,将会弹出写字板,用于对cds.lib文件进行设置,用户可在其中填入所需编辑和使用的元器件库路径。如图10.1所示中Library框的左列Available为可用的系统提供的电路图元件库名称列表,需要安装第四片盘后才会出现这些内容,用户可按需要选择希望用的库名,单击Add按钮便可加入到右列Project中,成为本项目可用的系统电路图元件库。 10.1.2 其他设置 除了需要设置原理图库路径之外,一般还需要对DE HDL设置一些选项,比如图框、文字以及网格格点等。在DE HDL界面选择Tools-Options菜单命令即可进行这些选项的设置,如图10.2所示。 10.2 DE HDL电路原理图元件库的结构安排 DE HDL提供称为standard标准库,此库中含有一些通用的元件符号,一般用户都可能要使用它们。例如,原理图页面边界框架(系统将其看作一种元件符号)等。由于这些库可能还不能满足所有开发人员的需要,为方便自己的设计,开发者一般都要开发新的原理图元件库来存放自己所要用到的元器件。 Allegro的元件库有三个层次,库Library—元件Cell—视图Views。视图是元件的数据描述,在各种工具或设计工作中要使用。 实例元件库microlib的结构安排如图10.3所示,该库必须在cds.lib中有所定义,并且要加入库有哪些信誉好的足球投注网站列表(即加入到.cpm文件中)才能使用。 视图分为如下几种: sym_1:此视图为电路图所用符号。当用户往电路图中添加元件时,实际上只是向其中添加该元件的指针。可分别有sym_2,sym_3等,用以表示同一元件不同的符号版本, 例如,为便于设计工作,电阻应有横放和竖放,因而要标为两个版本,如图10.4所示。另外有些元件由功能相同的多个部分组成,例如元件三输入三与非门74LS10,可将其中一个符号sym_1设计为单个三输入与非门的管脚,另外一个符号sym_2设计成包含有全部三输入三与非门的管脚。 提示:如果一些元件由于管脚非常多,只有一个符号不方便设计者观察使用,也可设计成多个符号版本。这种元件叫做分列元件(split parts),常被称为是不对称

文档评论(0)

ligennv1314 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档