DDR控制器设计与实现.pdfVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DDR控制器设计与实现

DDR控制器设计与实现 DDR 控 制 器 设 计 与 实 现 陈明浩, 王厚军, 戴志坚 (电子科技大学测试技术及仪器研究所,成都 610054) 摘 要 :DDRSDRAM具有集成度高、密度大、接 口带宽高、价格便宜的特 点。目前已广泛应用于PC、服务器等产品和嵌入 式系统中。本文介绍 了基于AheraCycloneII的DDR控制器设计和CycloneII的接口以及Alter提供的控制器IP核,并讨论 了 根据 自身应用特点简化IP核 中不必要的功能,替换加密的IP核,从而实现 自己的DDR控制器。该措施保证 了此项 目开发的 速度和质量。 关键词:DDRSDRAM;IP核;CycloneII 中图分类号:TM571 文献标识码 :A 文章编号 :1817—0633(2009)05—0035—02 TheDesignandImplementationofDDR Controller CHENMing-hao, WANGHou-jun, DAIZhi-jian (ResearchInstituteofMeasuringTechnologyandInstruments,UESTofChina,Chengdu610054) Abstract:DDR SDRAM iScharacterizedwiththeadvantagesofhighdensityofintegration.1argedensity.highbandwidth ofin— terfaceandinexpensiveprice.Atpresent.ithaswidelybeenusedinPC,serversandembeddedsystems.BasedonAheraCycloneII theDDRcontrollerdesign ;SintroducedinthispaperanditalsodealswiththespecificstructureofCycloneIIinteffacesandtheIP MegaCoreprovidedbyAlter.Theauthorssimplifytheunnecessary functionsofIP MegaCore,replacethe IP encryptionMegaCore, andthusrealizeownDDRcontroller.Thismeasureguaranteesthespeedandqualityoftheprojectdevelopment. Keywords:DDR SDRAM:IPMegaCore;CycloneII U 日U暑 选择,加快设计进程。设计中常使用的Counter、FIFO、RAM等就 DDRSDRAM是 目前主流的DRAM,与传统 SDRSDRAM不 属于免费IP核。而我们这里使用的DDRController就属于需要 同,DDRSDRAM采用双数据速率接 口,也就是说以DQS为参 授权使用的一类。 考,在DQS的正负沿都对数据进行采样。但在 DDR接El中,地 从 Quartus中 MegaWizard Plug—InManager调 用 DDR SDRAMcontroller,实例化该控制器核。控制器核包含两部分 :加 址、控制线均采用 SDR的模式,并以DDR参考时钟的上升沿为 密的控制器逻辑和数据通路部分。在生成的一系列文件中,包含 基准 。 在工程设计中,我们使用特定的FPGA实现DDR控制器。不 一 个约束脚本文件。

文档评论(0)

qiwqpu54 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档