EDA 24进制计数器设计.docVIP

  1. 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
  2. 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
  3. 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
EDA 24进制计数器设计

《EDA技术》课程实验报告 学生姓名: 黄红玉 所在班级: 电信100227 指导教师: 高金定老师 记分及评价: 项目满分 5分 得 分 实验名称 实验1:24进制计数器的设计 任务及要求 【基本部分】5分 在QuartusII平台上,采用原理图输入设计方法,调用两片74160十进制计数器,采用反馈置数法,完成一个24进制同步计数器的设计,并进行时序仿真。 要求具备使能功能和异步清零功能。 设计完成后生成一个元件,以供更高层次的设计调用。 实验箱上选择恰当的模式进行验证,目标芯片为ACEX1K系列EP1K30TC144-3。 实验程序(原理图) 仿真及结果分析 在QuartusII平台上,采用原理图输入设计方法,调用两片74160十进制计数器,采用反馈置数法,设计一个24进制同步计数器的思路是,一片74160计数器作为个位计数,一片用来十位计数,要实现同步24进制,则个位接成0011,十位接成0010,再用一个四输入(一段接一个使能信号EN)的与非门接到两片74160计数器上的置数端LDN。把原理图在QuartusII上画成后,进行编译,编译无误后,在新建一个波形文件,添加所有引脚,设置输入引脚的波形,最后在进行波形编译,无误后即可达到想要的24进制。然后再根据EPF10K30E144芯片引脚对照,输入各个输入输出引脚的引脚号,再链接到试验箱检验,观察数码管的显示结果。 硬件验证 选择模式:模式7 引脚锁定情况表: Node Name Direction Location clk Input PIN_54 clr Input PIN_13 en Input PIN_19 g[0] Output PIN_73 g[1] Output PIN_78 g[2] Output PIN_79 g[3] Output PIN_80 s[0] Output PIN_81 s[1] Output PIN_82 s[2] Output PIN_83 s[3] Output PIN_86 小结 经过这次的实验工作,让我知道了许多的东西,也对QuartusII这个软件的一个初步认识及应用,也让我了解了许多在书本上所学不到的知识和技能,这为我们在以后的工作起了非常重要的作用。

您可能关注的文档

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档