- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Freescale公司的QorIQ系列处理器P1010学习
P1010学习笔记 P1010是Freescale公司QorIQ系列通信处理器的一款入门级两核处理器芯片,具有高性能、低功耗、性价比高的特点。 P1010内部为e500v2内核,最高主频可达800MHz,45nm制程工艺,支持800Mbps数据率的DDR3 SDRAM或者DDR3L SDRAM接口,核心电源电压为1.0V,工作温度为0~105℃,芯片外形尺寸为19mm*19mm,425-pin,0.8mm的引脚间距。 e500v2内核: 32KB L1指令和数据缓存,256KB L2 缓存,双精度浮点运算单元(FPU); 双SATA I/II控制器,1.5/3Gbps,集成PHY,支持热插拔; 双PCIe 1.0,x1,2.5G/T(理论上单向峰值带宽为2.0Gbps/lane,因为接收和发送是相互独立的,故双向带宽为4Gbps/lane),集成SerDes PHY; 既可以作为RC又可以作为EP; 可配置成2个x1的port,支持单独的INT中断传输。 三个10/100/1000Mbps三态以太网控制器,集成MAC,只能配置成RGMII、SGMII接口; 一个DDR3/DDR3L控制器,支持16bit、32bit数据接口,16bit为带ECC接口,32bit不带ECC,支持600~800Mbps,即300~400MHz时钟频率; DDR3 SDRAM为1.5V电压供电,DDR3L为1.35V电源供电;两个bank,共支持8GB容量DDR3颗粒,从64Mbits~8Gbits的x8或者x16位宽。 专用的必威体育官网网址引擎和boot; TDM接口: 接收数据、时钟和帧同步信号,发送数据、时钟和帧同步信号,收、发相互独立,发送同步、时钟和接收时钟可以配置成输入或者输出。与E1/T1帧无缝对接,最高128时隙,8/16bits位宽,帧同步、数据可以设置在时钟的上升沿或者下降沿采样,同步信号可以正向也可设置成负向有效。 双CAN Bus控制器; 集成SD/MMC/SDIO支持从外部Flash卡中启动; 一个USB2.0控制器,集成USB PHY; 可编程中断控制器PIC; 可提供多处理器中断管理,负责接收内部和外部中断源,将它们分级并上报给cpu。 集成Flash控制器IFC; 支持NOR FLASH和NAND FLASH,8/16bit, 电源管理控制器PMC; 四通道通用DMA控制器; 两条I2C控制器; SPI接口控制器,只支持P1010作为SPI主设备; 16个GPI或者GPO管脚或者open-drain,可以独立配置; 系统定时器,包含周期性中断定时器、RTC、软件watchdog定时器和4个通用定时器; 双UART; 标准JTAG; 高速接口的配置 X6 SerDes可以配置成PCIe、SATA、SGMII接口,在上电复位时就确定。 eTSEC1支持RGMII和SGMII,由cfg_io_port[0:1]来决定,同时决定的还有PCIe和SATA; eTSEC2/3只支持SGMII。 芯片信号定义 配置信号要在HRESET_B的上升沿采样,但是普通配置信号与PLL配置信号的建立、保持时间要求不一样。大部分复位配置信号都有内部上拉电阻,有些没有内部上拉,需要外部上拉电阻。 芯片复位过程中,会忽视绝大部分输入信号的状态,但是会将绝大部分output信号驱动到inactive状态。 PLL配置: DDR部分PLL的配置: Core PLL配置:默认配置core工作频率≥450MHz,若要<450MHz,那么信号IFC_ADDR[6]要在HRESET时配置成低电平。 Boot ROM启动模式选择: Secure boot配置: Cfg_rom_loc选择NAND Flash时,IFC_AD[9:11]在POR过程中用于选择每个block的page大小: Cfg_rom_loc选择NAND Flash时,UART_RTS[0]、UART_SOUT[1]在POR过程中用于选择ECC使能功能: Cfg_rom_loc选择NOR Flash时,IFC_AD [15]在POR过程中用于选择哪些地址信号与数据信号复用,在此过程中IFC_AD是不能为低电平的: IFC Flash模式配置:IFC_WE在POR过程中用于选择Flash模式功能: PCIe主/从模式配置:IFC_CLE和IFC_OE分别在POR过程中用于配置芯片的PCIe0和PCIe1接口的主从模式: 6-Lane SerDes接口配置:IFC_AD[13:14]在POR过程中用于6组SerDes差分信号为PCIe、SATA、SGMII接口,当SDn_REF_CLK不提供时,该Lane将关闭。 三个TSEC接口配置:IFC_
文档评论(0)