- 1、本文档共38页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
IPM IGBT的若干问题
IPM/IGBT 的若干应用问题
IPM/IGBT 的若干应用问题
2. IGBT 的栅极驱动设计
典型栅极驱动电路框图
采用驱动IC驱动
直接驱动
经过一级放大后驱动(用来驱动大电流模块)
2-1. 栅极驱动电压VG
开通电压(正电压) :+VG = 15V (±10%)
关断电压(负偏压) :-VG = 5~10V
2-2. 栅极电阻RG
推荐在所给的标准值(Min.)与10倍标准值(Max.)之间选择。
2-3. 栅极驱动功率要求
驱动电流的峰值:
驱动电流的平均值:
其中,∆VGE = VGE(on) + |VGE(off) |
QG = 总栅极电荷
f = 开关频率
驱动电路布线设计注意事项
1. The layout must minimize the parasitic inductance between the driver’s output
stage and the IGBT. This corresponds to keeping the loop area as small as
possible showed in the following Figure.
2. Care must be taken to avoid coupling of noise between the power circuit and the
control circuit. This can be accomplished by proper placement of the gate drive
board and/or shielding the gate drive circuit.
3. It is recommended to use the auxiliary emitter terminal for connecting the gate
drive.
4. If direct connection of the drive PCB to the IGBT control terminals is not possible,
the use of twisted pair (3 turns per inch of minimum length) or strip line is
recommended.
5. Gate protection clamp must also have low inductance layout and must be located
as close as possible to the gate-emitter control terminals of the IGBT module.
6. Do not route printed circuit board traces near each other that are subjected to
mutual potential changes due to IGBT switching. High dv/dt can couple noise
through parasitic capacitances. If crossing or parallel routing of those traces is
unavoidable, use shield layers in between.
7. Parasitic capacitance between high side gate drive circuits, high and low side gate
drive circuits and control circuits may cause problems with coupled noise. Power
supply transformer inter-winding capacitance can be another source of coupled
noise. Appropriate measures to reduce these parasitic capacitances have to be
im
您可能关注的文档
- GRE词汇精选逆序排列词汇word list-01-智课教育旗下智课教育.pdf
- GMAT数学典型例题及解题技巧2-智课教育.pdf
- GMAT备考相关内容-智课教育.pdf
- GRE词汇记忆之三重境界-智课教育旗下智课教育.pdf
- GSK928TF 车床数控系统 使用手册 速印版2009-5-13.pdf
- GST-AS-200齐纳式防爆安全栅和热电阻隔离式安全栅价格.docx
- GSK990MA安装连接及PCL手册第三版.pdf
- G沪机场认沽权证定价分析(PDF).pdf
- H700&H800 配置手册.pdf
- GSM语音DT培训第二讲-日常DT测试分析流程.pdf
- 2025年网络文学平台版权运营模式创新与版权保护体系构建.docx
- 数字藏品市场运营策略洞察:2025年市场风险与应对策略分析.docx
- 全球新能源汽车产业政策法规与市场前景白皮书.docx
- 工业互联网平台安全标准制定:安全防护与合规性监管策略.docx
- 剧本杀剧本创作审核标准2025年优化与行业自律.docx
- 2025年新能源电动巡逻车在城市安防中的应用对城市环境的影响分析.docx
- 全渠道零售案例精选:2025年行业创新实践报告.docx
- 2025年网约车司乘纠纷处理机制优化与行业可持续发展报告.docx
- 2025年宠物烘焙食品市场法规政策解读:合规经营与风险规避.docx
- 2025年宠物行业数据安全监管政策影响分析报告.docx
文档评论(0)