第3章 组-合逻辑电路.pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章 组-合逻辑电路

电子技术;第3章 组合逻辑电路;特点:;3.1 组合逻辑电路分析;;;2、列写真值表;这个电路逻辑功能是对输入的二进制码求反码。最高位为符号位,0表示正数,1表示负数,正数的反码与原码相同;负数的数值部分是在原码的基础上逐位求反。;3.2 组合逻辑电路设计;输入变量;4.逻辑图;例 某火车站有特快、直快和慢车三种类型的客运列车进出,试用两输入与非门和反相器设计一个指示列车等待进站的逻辑电路,3个指示灯一、二、三号分别对应特快、直快和慢车。列车的优先级别依次为特快、直快和慢车,要求当特快列车请求进站时,无论其它两种列车是否请求进站,一号灯亮。当特快没有请求,直快请求进站时,无论慢车是否请求,二号灯亮。当特快和直快均没有请求,而慢车有请求时,三号灯亮。;解:1、逻辑抽象。;;4、 根据输出逻辑表达式画出逻辑图。;例3.2.2 试设计一个码转换电路,将4位格雷码转换为自然二进 制码。可以采用任何逻辑门电路来实现。;0 1 1 1;(2) 画出各输出函数的卡诺图,并化简和变换。;+;(3) 根据逻辑表达式,画出逻辑图;3.3 典型组合逻辑集成电路;3.3.1 编码器;能将每一个编码输入信号变换为不同的二进制的代码输出。;编码器的分类:普通编码器和优先编码器。;二进制编码器的结构框图;(1) 4线─2线二进制编码器;;; 二、优先编码器 ;(1)优先编码器线(4─2 线优先编码器);8线—3线优先编码器74148;~;优先编码器CD4532的示意框图、引脚图;CD4532电路图; 优先编码器CD4532功能表;用二片CD4532构成16线-4线优先编码器,其逻辑图如下图所示,试分析其工作原理。 ;。;。;三、二—十进制编码器 将十进制的十个数字0~9编成二进制代码的电路称为二—十进制编码器,即将代表十进制数的十个输入信号I9~I0分别编成对应的BCD码输出。常用的有高位优先编码功能的编码器有74147、74LS147,也称为BCD码输出的10线—4线优先编码器。;3.3.2 译码器; 译码器是多输入、多输出电路,对于译码器每一组输入编码,在若干个输出端中仅有一个端输出有效电平,其余输出端皆处于无效电平,这类译码器称为变量译码器。假设一个变量译码器有n个二进制输人信号和m个输出信号,如果m=2n,就称为二进制全译码器,常见的二进制全译码器有2线—4线译码器、3线—8线译码器、4 线—16线译码器等。如果m 2 n,称为部分译码器,如二—十进制译码器(也称作4线—10线译码器)等。; 译码输入 译码输出 a1 a0 y0 y1 y2 y3 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 1 0 1 1 0 0 0 1;2线 - 4线译码器的逻辑电路;74HC138(74LS138)集成译码器 ;74HC138集成译码器;74HC138集成译码器功能表;;例:用3线-8线译码 器构成4线-16线译 码器。;例:试用 74138和与非门构成一位全加器。;;~;;数据分配器:相当于多输出的单刀多掷开关,是一种能将从数据分时送到多个不同的通道上去的逻辑电路。;用译码器实现数据分配器 ;;;;1.七段显示译码器;*;3.3.3 数据选择器;;(2)工作原理及逻辑功能;;;F2 F2;(2)实现组合逻辑函数 ;3.3.4 数值比较器;1位数值比较器;2. 多位比较器 ;两位数值比较器逻辑图;3 集成数值比较器;输 入;用两片74LS85组成8位数值比较器(串联扩展方式)。;用两片74LS85组成16位数值比较器(串联扩展方式)。;用74LS85组成16位数值比较器的并联扩展方式。;3.3.5 算术运算电路;(1) 1位半加器(Half Adder) ;(2) 全加器(Full Adder) ; ;加法器的应用;串行进位加法器;(3)快速进位集成4位加法器74283 ;;(4)减法运算 ;1)A?B ? 0的情况。;0

文档评论(0)

xxj1658888 + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证 该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档