- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第8章集成电路的测试与可测性设计
集成电路设计导论;第一部分 理论课 第一章 绪言 1.1 集成电路的发展 1.2 集成电路分类 1.3 集成电路设计 第二章 MOS晶体管 2.1 MOS晶体管结构 2.2 MOS晶体管工作原理 2.3 MOS晶体管的电流电压关系 2.4 MOS晶体管主要特性参数 2.5 MOS晶体管的SPICE模型 第三章 MOS管反相器 3.1 引言 3.2 NMOS管反相器 3.3 CMOS反相器 3.4 动态反相器 3.5 延迟 3.6 功耗;第四章 半导体集成电路基本加工工艺与设计规则 4.1 引言 4.2 集成电路基本加工工艺 4.3 CMOS工艺流程 4.4 设计规则 4.5 CMOS反相器的闩锁效应 4.6 版图设计 第五章 MOS管数字集成电路基本逻辑单元设计 5.1 NMOS管逻辑电路 5.2 静态CMOS逻辑电路 5.3 MOS管改进型逻辑电路 5.4 MOS管传输逻辑电路 5.5 触发器 5.6 移位寄存器 5.7 输入输出(I/O)单元;第六章 MOS管数字集成电路子系统设计 6.1 引言 6.2 加法器 6.3 乘法器 6.4 存储器 6.5 PLA 第七章 MOS管模拟集成电路设计基础 7.1 引言 7.2 MOS管模拟集成电路中的基本元器件 7.3 MOS模拟集成电路基本单元 7.4 MOS管模拟集成电路版图设计 第八章 集成电路的测试与可测性设计 8.1 引言 8.2 模拟集成电路测试 8.3 数字集成电路测试 8.4 数字集成电路的可测性测试;第二部分 实验课 1、数字集成电路 (1)不同负载反相器的仿真比较; (2)静态CMOS逻辑门电路仿真分析; (3)设计CMOS反相器版图; (4)设计D触发器及其版图; (5)设计模16的计数器及其版图(可选)。 2、模拟集成电路 设计一个MOS放大电路(可选) 。;章次;参考文献 [1] 王志功,景为平,孙玲.集成电路设计技术与工具. 南京: 东南大学出版社,2007年7月(国家级规划教材). [2](美)R.Jacob Baker, Harry W. Li, David E. Boyce. CMOS Circuit Design, Layout and Simulation. 北京: 机械工业出版社,2006. [3] 陈中建主译. CMOS电路设计、布局与仿真.北京:机械工 业出版社,2006. [4](美)Wayne Wolf. Modern VLSI Design System on Silicon. 北京:科学出版社,2002. [5] 朱正涌. ???导体集成电路. 北京:清华大学出版社,2001. [6] 王志功,沈永朝.《集成电路设计基础》电子工业出版 社,2004年5月(21世纪高等学校电子信息类教材).;测试的意义 测试的意义在于可以直观地检查设计的具体电路是否能像设计者要求的那样正确的工作。测试的另一个目的是希望通过测试确定电路失效的原因以及失效所发生的具体部位,以便改进设计和修正错误。集成电路是一种复杂的功能器件,在开发和生产过程中出现一些错误和缺陷是不可避免的。测试的主要目的就是在生产中将合格的芯片与不合格的芯片区分开,保证产品的质量与可靠性。此外需要通过测试对产品的质量与可靠性加以监控。; 传统的数字电路(芯片、电路板及系统)的逻辑设计与测试是分开进行的,即先设计,后测试,设计阶段不考虑测试问题。 然而,随着数字电路的日益复杂,特别是VLSI电路密度的日益增加,数字电路的测试问题日趋尖锐,测试时间和测试费用日趋提高,甚至达到无法测试的地步,影响了微电子技术的进一步发展。为了有效开发电路,降低电路测试费用,数字电路必须设计成可测试的。这就要求在电路设计阶段考虑测试问题,或者说必须进行数字电路的可测试性设计。随着微电子技术和数字技术的飞速发展,数字电路的可测试性技术近几年来越来越引起电路设计者的重视,这门技术本身也得到了迅速发展。;根据集成电路产品生产所处的不同阶段与不同目的,测试大致可以分为3种类型: ①在产品的研发阶段,为了检测设计错误而进行的测试(设计错误测试); ②在
您可能关注的文档
最近下载
- 康悦百万医疗保险C款介绍.pptx VIP
- 中国人寿.北京大学-中高净值家庭资产配置和保险保障白皮书.pdf
- Unit 2 Different families Part A Let’s learn & Listen and do(说课稿)-2024-2025学年人教PEP版(2024)英语三年级上册.docx
- 4D打印的应用、原理及发展前景.ppt VIP
- 22J403-1 楼梯 栏杆 栏板(一) (3).pdf VIP
- 青岛版(五四制)(2024)小学科学三年级上册《制作“冰琥珀”》教案.docx VIP
- 超低能耗建筑的增量成本与经济效益分析.pdf VIP
- 贵州省房屋建筑和市政工程标准施工招标文件(2021年版)【模板】.docx VIP
- 跨文化交际:中英文化对比 (13).ppt VIP
- 17J008 挡土墙(重力式、衡重式、悬臂式)(必威体育精装版).pdf VIP
文档评论(0)