第二章MCS_51单片机的硬件结构2013.pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章MCS_51单片机的硬件结构2013

§2.4 存储器结构; 学习目的和要求;; ;44只引脚方形封装 方式(4只无用);P3口线的第二功能;40只引脚按功能分为4类:;;提供控制信号,有的引脚还具有复用功能。 RST/VPD(9脚):复位/备用电源;§2.2 芯片引脚;§2.2 芯片引脚;§2.2 芯片引脚;P0口:双向8位三态I/O口,此口为地址总线(低8位)及 数据总线分时复用口,可驱动8个LS型TTL负载。 P1口:8位准双向I/O口,可驱动4个LS型TTL负载。 P2口:8位准双向I/O口,与地址总线(高8位)复用,可 驱动4个LS型TTL负载。 P3口:8位准双向I/O口,双功能复用口,可驱动4个LS型 TTL负载。;§2.2 芯片引脚;§2.2 芯片引脚;1. 运算器;3) 寄存器B 专用的乘除法寄存器。;Cy —— 进位/借位标志位; 位累加器。 Ac —— 辅助进/借位标志; 用于十进制调整。 F0 —— 用户定义标志位; 软件置位/清零。;RS1、RS0 ——寄存器区选择控制位;§2.3 中央处理器;P:奇偶标志位 P=1,A中“1”的个数为奇数 P=0,A中“1”的个数为偶数;§2.3 中央处理器;§2.3 中央处理器;§2.3 中央处理器; 存储器空间可划分为5类: 程序存储器空间 内部数据存储器空间 特殊功能寄存器SFR 位地址空间 外部数据寄存器空间;存放应用程序和表格之类的固定常数。;§2.4 存储器结构;128个,字节地址为00H~7FH。 ;共21个 11个可进行位寻址;复位后,SP中的内容为07H。 堆栈向上生长;高位字节寄存器用DPH表示,低位字节寄存器用DPL表示。;存放欲发送或已接收的数据 一个字节地址,物理上是由两个独立的寄存器组成: 发送缓冲器,接收缓冲器。;211个(128个+83个)寻址位 位地址范围为:00H~FFH。 ;地址的重叠性 ;§2.4 存储器结构;§2.4 存储器结构;所有外围I/O端口的地址均占用RAM单元地址, 使用与访问外部数据存储器相同的传送指令。 ;4个双向的8位并行I/O端口(Port) ,记作P0~P3 I/O口的每一位均由锁存器、输出驱动器和输入缓冲器构成。 ;§2.5 并行I/O端口;§2.5 并行I/O端口;§2.5 并行I/O端口;§2.5 并行I/O端口;§2.5 并行I/O端口;3. P2端口;做普通端口使用时,第二功能应为“1”。; P3口的第二功能定义 ;P0口:地址低8位与数据线分时使用端口; P1口:按位可编址的输入输出端口; P2口:地址高8位输出口; P3口:双功能口,若不用第二功能,也可作通用I / O口。;P0口和P2口电路中有一个MUX。; 地址线:P0低八位地址,P2高八位地址; 数据线:P0输入输出8位数据; 控制线:P3口的8位加上 /PSEN、ALE共同完成控制总线。;; 启动单片机后,指令执行顺序:;§2.6 时钟电路;2. 外部时钟方式 常用于多片MCS-51单片机同时工作。 ;3. 时钟信号的输出 为应用系统中的其它芯片提供时钟,但需增加驱动能力。 ;§2.6 时钟电路;§2.6 时钟电路;§2.6 时钟电路;执行一条指令所需的时间,它以机器周期为单位。 MCS-51系列单片机的指令周期一般为1~2个机器周期,只有乘、除法指令为4个机器周期。;ALE信号是为地址锁存而定义的,以时钟脉冲1/6的频率出现,在一个机器周期中,ALE信号两次有效 (注意,在执行访问外部数据存储器的指令MOVX时,将会丢失一个ALE脉冲);8051 X2 X1 Vss;若外接晶振为12MHz时,则单片机的四个周期的具体值为: 振荡周期=1/12MHz=1/12μs=0.0833μs 状态周期=1/6μs=0.167μs 机器周期=1μs 指令周期=1~4μs 可用于计算指令、程序的执行时间,以及定时器的定时时间; 单片机的初始化操作,摆脱死锁状态。 引脚RST加上大于2个机器周期(即24个时钟振荡周期)的 高电平就可使MCS-51复位。 复位时,PC初始化为0000H,使MCS-51单片机从0000H单 元开始执行程序。 除PC外,复位操作还对其它一些寄存器有影响,见复位状 态表, SP=07H ,P0-P3的引脚均为高电平。 在复位有效期间,ALE脚和/PSEN脚均为高电平,内部 RAM的状态不受复位的影响。;片内复位结构;通常采用上电自动

文档评论(0)

shaoye348 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档