AN-419应用笔记.PDFVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
AN-419应用笔记

AN-419 应用笔记 One Technology Way ? P.O. Box 9106 ? Norwood, MA 02062-9106 ? 781/329-4700 ? World Wide Web Site: 用于完整的直接数字频率合成器AD9850的分立、 低相位噪声、125MH晶振 作者:Richard Cushing,ADI;Steven Swift,Novatech Instruments, Inc. 作为一款颇受欢迎的器件,完整的直接数字频率合成器 (DDS) AD9850旨在构建一种低成本的高速数字频率合成系 统。使AD9850的时钟频率保持在其最高值125 MHz可能存 在一定的技术挑战,尤其是在注重正弦输出相位噪声的应 用中。鉴于用户多次提出要求,希望针对AD9850推荐高速 时钟解决方案,我们专门撰写了本应用笔记。 目前市场上尚无针对AD9850的低成本型商用125MHz CMOS时钟振荡器。Champion Technologies制造了一款适 合AD9850评估板使用的时钟振荡器(型号:K1300;单价: 约45美元)。虽然该时钟源简单且易于实现,但其高昂的成 本却令人望而却步,而且一般而言,此类时钟振荡器在相 位噪声方面的表现并不十分突出。 采用分立方式实现的巴特勒振荡器*电路(见图1)是一种成 本较低的替代时钟源,其相位噪声性能相对优于典型的时 钟振荡器。下文将描述巴特勒振荡器电路的实现方式,其 中,采用单电源(+5 V)供电,集成TTL输出级,部件单位成 本为20至25美元。该解决方案代表着低相位噪声性能、电 路复杂性和成本三者之间的较好平衡。 参考振荡器相位噪声与AD9850的残余相位噪声一起构成 DDS输出信号的总相位噪声。AD9850在1 kHz偏置、5 MHz载波和125 MHz参考时钟条件下的残余相位噪声为 –134 dBc。具有分频功能的DDS将使参考振荡器的相位噪 声贡献降低20LOG(输出频率/基准频率)。例如,在125 MHz时钟频率和5MHz输出频率条件下,巴特勒振荡器对 AD9850输出信号的相位噪声贡献从–110 dBc的典型值降至 –138 dBc。随着DDS输出频率在参考振荡器频率中所占比 重不断提高,振荡器对DDS输出相位噪声的贡献也将不断 加大。 μ ? ? μ ? ? ? μ μ? ? μ ? ? 图1. 原理图和部件清单 *巴特勒振荡器电路由华盛顿州西雅图市的Novatech Instruments, Inc.的Steven Swi , P.E.提供。 206/322-1562. /~ntsales Rev. A | Page 1 of 2 AN-419 原型时钟振荡器采用一块2×2双面铜箔板(图2和图3)。驱 动50Ω负载输出将为2 V p-p,驱动高阻抗负载输出略低于4 V p-p(图4)。全部采用芯片电容、芯片电阻和芯片电感。 实际上,Q1可以是任何高频NPN,其FT比振荡频率高3至 5倍——MPS918和MPSH10为典型选择。晶体为第七泛音、 串联谐振模式,装于一个HC-49固定器中。PECL(正ECL逻 辑)转TTL转换器U1是一款摩托罗拉ECLinPS “Lite”(单门极) 表面贴装器件。U1将提供标准的TTL输出电平,或者,在 本例中,其提供的CMOS兼容电平已通过外部方式电平转 换为AD9850电源电平的一半。当信号至少为3 V p-p且以 VDD/2为中心时,AD9850的时钟驱动即达到合适水平。 电路描述:L2/R1与晶体杂散电容以谐振方式防止寄生振 荡。含L3的振荡电路的谐振频率接近125MHz,使晶体工 作于第七泛音串联谐振频率。R6降低振荡电路Q,防止自 激振荡及与晶体频率的对准误差。MC10ELT21 PECL转TTL 转换器输出交流耦合至由R3和R9建立的2.5 V中点电压。该 转换器要求信号输入大于200mV p-p,以产生TTL输出电 平。振荡器输出配置要求高负载阻抗,以维持驱动AD9850 CMOS输入所需的2.5V直流偏置电压和4V信号摆幅。如果 实际需要TTL电平,则应移除C10、R3和R9,并在C10处焊 接一个跳线。 图2. PCB元件布局 图3. PCB布线 ? V A2 ?: 3.84 V @: 4.20 V T VDD 2 Ax2 1.00 V M 5.00 ns Ax2 2.46 V 图4. 振荡器输出的数字示波器输出 ?2006 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. E2176–7.5–9

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8016031115000003

1亿VIP精品文档

相关文档