等离子显示原理.ppt

  1. 1、本文档共55页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
等离子显示原理

PDP显示屏 42”VGA显示屏:852X480(X3个红、绿、蓝像素单元),122,6880个灯泡。 PDP 整机构造图 信号处理流程 二、信号处理部分 简单框图:(基本包括3个通道) 1、通道一: 射频电视信号高频头U903解调,输出的视频信号,输入视频数字解码芯片U1(VPC3230D)的74脚进行解码,AV输入的视频信号和S端子输入的Y/C信号输入视频数字解码芯片U1(VPC3230D)的73脚、72和71脚进行解码,Y Cb Cr色差输入和逐行Y Pb Pr通过U进行选择开关切换后将Y Cb Cr色差信号输入视频数字解码芯片U1(VPC3230D)的5、4和6脚进行解码,所有4组解码后的信号为标准的ITU 656格式信号----8位Y和8位UV信号,16位数字信号输入隔行转逐行芯片U3 (PW1230)进行转换,其中采用SDRAM芯片U7(SCIC 64LVJDJ)进行前一场的存储。通过U3转换后输出的信号为8位的R(红)、8位的G(绿)、8位的B(蓝)、VS(场同步)、HS(行同步)、VCLK(时钟)等信号,这些信号输入驱动平板显示屏的SCALER芯片U10(PW166B)的V-PORT进行视频处理,处理输出的24位RGB、行、场同步信号为TTL电平信号。TTL信号经过LVDS编码芯片U40(DS90C383)编码后输出5对的TM/RM信号直接驱动等离子显示模块(S42SD-YD02)。 逐行Y Pb Pr和Y Cb Cr色差输入通过U0进行选择开关切换后将Y/Pb/Pr信号输入U4与VGA输入的信号(R/G/B)进行开关切换,切换后的VGA信号或Y/Pb/Pr信号输入A/D转换芯片U5(AD9883A)的54、48和43脚进行解码和A/D转换。通过U5 A/D转换后输出的信号为8位的R(红)、8位的G(绿)、8位的B(蓝)、VS(场同步)、HS(行同步)、VCLK(时钟)等信号,这些信号输入驱动平板显示屏的SCALER芯片U10(PW166B)的G-PORT进行图像处理,处理输出的24位RGB、行、场同步信号为TTL电平信号(与通道一汇合)。TTL信号经过LVDS编码芯片U40(DS90C383)编码后输出5对的TM/RM信号直接驱动等离子显示模块(S42SD-YD02)。 3、通道三: DVI信号(简称D-SUB输入)通过29针的特殊端子输入成对的TM/RM编码信号,直接输入DVI解码芯片U7(SIL161)进行解码,输出的信号与AD9883转换后的信号相同,同样为8位的R(红)、8位的G(绿)、8位的B(蓝)、VS(场同步)、HS(行同步)、VCLK(时钟)等信号,这些信号输入驱动平板显示屏的SCALER芯片U10(PW166B)的G-PORT进行图像处理,(它的处理受到软件的GPI/O的控制,实现互不冲突),由U6处理输出的24位RGB、行、场同步信号为TTL电平信号(也与通道一汇合)。最后TTL信号经过LVDS编码芯片U40(DS90C383)编码后输出5对的TM/RM信号直接驱动等离子显示模块(S42SD-YD02)。 4、CPU及软件 本机CPU采用U10(PW166B)内嵌的80X86 CPU进行软件控制,本CPU拥有,8路键盘I/O接口,路仿真、FLASH写接口,8路GPI/O控制接口,采用两个74LV273的扩展,后可实现24路GPI/O控制,双色LED指示灯控制接口,红外遥控输入接口,RS232C串行控制接口等。本机的软件程序存储在8M的FLASH U11(M29LV800)中,每当开机复位后,CPU就从FLASH中调出相应的程序,触发的事件通过CPU接收后到FLASH中调取相应的程序,然后CPU进行执行,控制各通道中的芯片。FLASH中的程序可以通过RS232C接口进行写软件,与电脑连接好RS232C后,可以通过线缆修改FLASH中的程序。 5,伴音处理部分 维持电极(Y) 发光 维持电极(X) PDP PDP 电路原理直观图(二) 维持电极(Y) 放电单元 维持电极(X) PDP PDP 电路原理直观图(二) PDP 电路放电时序图 VP VCC IL 1 3 2 4 S1 CLOSED S2,S3,S4 OPEN S1,S3 CLOSED S2,S4 OPEN S2 CLOSED S1,S3,S4 OPEN S2,S4 CLOSED S1,S3 OPEN Gray scale: controlling strength of electron beam of each pixel ? 1 TV-field: Time period of full image made by scanning process CRT显像管图像显示原

文档评论(0)

chenchena + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档