实验六 用状态机实现ADC0809的采样控制电路.docVIP

实验六 用状态机实现ADC0809的采样控制电路.doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验六 用状态机实现ADC0809的采样控制电路 实验目的 熟悉QuartusⅡ软件应用环境,了解实验流程。 编写简单的Verilog代码,并在QuartusⅡ中进行调试和验证,并在EDA6000中下载代码和验证。 掌握状态机的Verilog设计方法,并用状态机实现ADC0809的采样控制电路。 二、实验原理 本实验要实现用状态机实现ADC0809的采样控制电路。ADC0809是CMOS的8位A/D转换器,片内有8路模拟,可控制8个模拟量中的一个进入转换器中。ADC0809的分辨率为8位。主要控制信号说明:START是转换开启信号,高电平有效;ALE为模拟信号输入选通端口地址锁存信号,上升沿有效;一旦START有效后,状态信号EOC即变为低电平,表示转换状态,转换时间约为100us,转换结束后,EOC变为高电平。此后外部控制可以使OE由低电平变为高电平,则控制打开三态缓冲器,0809的输出数据总线D[7:0]从原来的高阻态变为输出数据有效。 三、实验内容 用Verilog HDL语言实现编写实现ADC0809采样电路的程序。 编程下载并在实验箱上进行验证 四、实验步骤与结果 1、新建Verilog工程项目,编写代码并保存至与模块名对应的项目文件夹。 2、编译程序,编译无误后,在【tools】里面选择RTL视图,观察电路结构。在【tools】【netlist viewers】里面选择State Machine Viewer,查看状态机转换图。 3、将实验箱和PC合理连接起来。打开EDA6000软件,设置好芯片类型为ACEX1K(EP1K30TC144-3),载入模式14。 4、根据EDA6000界面内管脚对应芯片的实际管脚在QUARTUSⅡ里面设定管脚号并检查无误。 5、将程序下载至FPGA试验箱内,并在EDA6000软件界面内进行验证测试。 程序源代码: module ADC0809(clk,din,eoc,q,clock,start,oe); input clk,eoc; input [7:0] din; output clock,start,oe; output [7:0] q; reg start,oe; reg [7:0] q1; reg lock; parameter s0=0,s1=1,s2=2,s3=3,s4=4; reg [4:0] cs,next_state; always @ (posedge clk) begin cs = next_state; end always @ (cs or eoc) begin case (cs) s0: begin start = 0;oe = 0;lock=0;next_state = s1 ;end s1: begin start = 1;oe = 0;lock=0;next_state = s2 ;end s2: begin start = 0;oe = 0;lock=0; if (eoc==1b1) next_state = s3; else next_state = s2; end s3:begin start = 0;oe = 1;lock=0; next_state = s4;end s4:begin start = 0;oe = 1;lock=1;next_state = s0;end default: begin start = 0;oe = 0;lock=0;next_state = s0;end endcase end always @ (posedge lock) begin if (lock) q1 =din; end assign q=q1; assign clock=clk; endmodule 编译:选择processing---start compilation命令,开始编译。也可直接点击面板上编译按钮。结果如图: RTL视图:选择Tools---netlist viewers---RTL viewer命令,查看寄存器电路结构图,结果如图: State Machine Viewer:选择Tools---netlist viewers--- State Machine Viewer,查看状态机转换图。 仿真结果: 设置引脚:启动EDA6000,连接试验箱。装入模式14。根据右侧管脚提示进行管脚锁定。在QuartusⅡ界面中选择assignment—pins命令。可以用拖放的方式指定管脚,也可以在location中输入管脚号。 最终结果如图所示: 试验箱测

文档评论(0)

kakaxi + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档