- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA秒表实验报告EDA秒表实验报告
《EDA课程设计——秒表》 题 目 数字秒表 学 院 信息学院 专 业 电子信息工程 班 级 11电子A 姓 名 朱彦杰 学 号 1115102061 指导教师 凌朝东 课题名称 秒表 完成时间 11.28 指导教师 凌朝东 学生姓名 朱彦杰 班 级 11电子A 总体设计要求和技术要点 设计要求: 5. 秒表,难度系数0.9 要求:计时范围为0~59 分59 秒,精度为百分之一秒;能同时显示分秒信息(LED 数码管)。 技术要点: 1.利用VHDL语言设计基于计算机电路中时钟脉冲原理的数字秒表。该秒表计时范围为0秒~59分59.99秒,显示的最长时间为59分59秒,计时精度为10毫秒以内,具有复位功能。 2.秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出。 一、系统组成模块连接图和系统框图 二、模块器件及其程序 1、分频模块及其程序 本模块实现脉冲分频,本实验使用的EP2C5T144C8的频率计进行50MHz分频产生100HZ的脉冲。 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY fenpin IS PORT ( CLK: IN STD_LOGIC; OUTCLK: out std_logic ); END fenpin; ARCHITECTURE behav OF fenpin IS BEGIN PROCESS( CLK ) variable cnt:integer range 0 to 500000; BEGIN IF CLKEVENT AND CLK = 1 THEN if cnt=500000 then cnt:=0; outclk=1; else cnt:=cnt+1; outclk=0; end if; END IF; END PROCESS; END behav; 2、十进制程序 产生99毫秒、秒的低位、分的低位的功能。 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity cnt10 is port (CLK,CLR,EN :in std_logic; CQ :out std_logic_vector(3 downto 0); COUT:out std_logic ); end cnt10; architecture behav of cnt10 is begin process(CLK,CLR,EN) variable cqi :std_logic_vector(3 downto 0); begin if CLR=1 then cqi :=(others =0); elsif CLKevent and CLK=0 then if EN=1then if cqi9 then cqi :=cqi+1; else cqi := (others =0); end if; end if; end if; if cqi =9 then COUT =1; else COUT=0;end if; CQ=cqi; end process; end behav; 3、六进制程序 产生秒的高位、分的高位 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity cnt6 is port (CLK,CLR,EN :in std_logic; CQ :out std_logic_vector(2 downto 0); COUT :out std_logic ); end cnt6; architecture behav of cnt6 is begin process(CLK,CLR,EN) variable cqi :std_logic_vector(2 downto 0); begin if CLR=1 then cqi :=(others =0); elsif CLKevent and C
您可能关注的文档
最近下载
- 4郭永康光的干涉-14.ppt VIP
- 中职教育一年级上学期英语《We Are Friends》课件.pptx
- 4郭永康光的干涉-11.ppt VIP
- 《危险化学品目录(2015版)》(2022年调整)-标注为爆炸物的化学品.pdf VIP
- 湘南学院2021-2022学年第2学期《高等数学(下)》期末试卷(B卷)附标准答案.pdf
- 人美版小学四年级上册美术教案.pdf VIP
- 人教PEP版五年级上册英语Unit 2 My week单元整体教学设计(教案).docx VIP
- 4郭永康 光干涉-7 .ppt VIP
- 小学语文新部编版一年级上册全册教案(2025秋新版).doc
- 湘南学院2022-2023学年第2学期《高等数学(下)》期末试卷(B卷)附标准答案.pdf
文档评论(0)