- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
北 方 民 族 大 学 课程设计报告 院(部、中心) 电气信息工程学院 姓 名 学 号 专 业 信息工程 班 级 班 同组人员 课程名称 设计题目名称 汽车尾灯控制电路的设计 起止时间 2012年10月日—2012年10月 北方民族大学教务处制 摘 要 本课程设计根据计算机中状态机原理,采用EDA技术采用采用硬件描述语言VHDL模块化方式进行设计,进行关键字 摘 要 2 引言 3 第1章 系统总体设计 4 1.1 设计的目的 4 1.2 设计的基本内容 5 第2章 系统的设计过程 5 2.1 系统需求分析 5 2.2 系统的工作原理 6 2.3 各组成模块原理及程序 7 2.31 时钟分频模块 8 2.32 汽车尾灯主控模块 8 2.33 左边灯控制模块 10 2.3.4右边灯控制模块 11 第3章 系统仿真 12 3.1 分频模块仿真及分析 12 3.2 汽车尾灯主控模块仿真及分析 12 3.3 左边灯控制模块仿真及分析 13 3.4右边灯控制模块仿真及分析 13 3.5整个系统仿真及分析 13 第4章 结论 14 参考文献 15 引言 随着人们生活水平的不断提高,汽车的消费量越来越大。因为人们也越来越忙,无论是夜晚还是阴雨、大雾等天气原因的影响,人们都开着车在纵横交错的马路上行驶。为了提高人们在阴雨天气或者夜晚在纵横交错的马路上行驶的安全系数,也为了减少交通事故的发生,我们采用了先进的EDA技术、QuartusⅡ、VHDL语言,设计了基于FPGA的汽车尾灯控制系统。这一控制电路,结构简单、性能稳定、操作方便、抗干扰能力强。将它用于现代汽车领域,不受大雾、阴雨、夜晚的影响,可以提高安全行驶,减少交通事故的发生。 在本课程设计根据状态机原理实现了汽车尾灯常用控制。 第1章 系统总体设计 1.1 设计的本次设计的目的就是掌握VHDL硬件描述语言的设计方法和思想通过学习的VHDL语言结合电子电路的设计知识理论联系实际,掌握所学的课程知识基本单元电路的综合设计应用。通过对的设计,巩固和综合所学,提高IC设计能力,提高分析、解决计算机技术实际问题的独立工作能力。设计的EDA 工具对进行仿真验证分为 图2.1系统的整体组装设计原理 各组成模块原理及程序 汽车尾灯控制器有4个模块组成,分别为:时钟分频模块、汽车尾灯主控模块,左边灯控制模块和右边灯控制模块,以下介绍各模块的详细设计。 2.31 时钟分频模块 整个时钟分频模块的工作框图如图3.2所示。 图ARCHITECTURE ART OF SZ IS SIGNAL COUNT:STD_LOGIC_VECTOR 7 DOWNTO 0 ; BEGIN PROCESS CLK BEGIN IF CLKEVENT AND CLK 1THEN COUNT COUNT + 1; END IF; END PROCESS; CP COUNT 3 ; END ART; 2.32 汽车尾灯主控模块 汽车尾灯主控模块工作框图如图3.3所示。 图ARCHITECTURE ART OF CTRL IS BEGIN NIGHT_LED NIGHT; BRAKE_LED BAKE; PROCESS LEFT,RIGHT VARIABLE TEMP:STD_LOGIC_VECTOR 1 DOWNTO 0 ; BEGIN TEMP: LEFT RIGHT; CASE TEMP IS WHEN 00 LP 0;RP 0;LR 0; WHEN 01 LP 0;RP 1;LR 0; WHEN 10 LP 1;RP 0;LR 0; WHEN OTHERS LP 0;RP 0;LR 1; END CASE; END PROCESS; END ART; 2.33 左边灯控制模块 左边灯控制模块的工作框图如图3.4所示。 图图ARCHITECTURE ART OF LC IS BEGIN LEDB BRAKE; LEDN NIGHT; PROCESS CLK,LP,LR BEGIN IF CLKEVENT AND CLK 1 THEN IF LR 0 THEN IF LP 0 THEN LEDL 0; ELSE LEDL 1; END IF; ELSE LEDL 0; END IF; END IF; END PROCESS; END ART; 2.3.4右边灯控制模块 右边灯控制模块的工作框图如图3.5所示。 图图ARCHITECTURE ART OF RC IS BEGIN LEDB BRAKE; LEDN NIGHT; PROCESS CLK,RP,LR BEGIN IF CLKEVEN
文档评论(0)