FPGA学习笔记之嵌入式锁相环模块ALTPLL的配置和调用.docxVIP

FPGA学习笔记之嵌入式锁相环模块ALTPLL的配置和调用.docx

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA学习笔记之嵌入式锁相环模块ALTPLL的配置和调用

FPGA学习笔记之嵌入式锁相环模块ALTPLL的配置和调用2016/2/11背景:Quartus II 13.0sp1 (64-bit)、Modelsim SE-64 10.1c、DE2-70目的:今天我们通过一个实验来认识和初步使用锁相环模块ALTPLL,实验的内容是将输入的50Mhz的时钟信号经过锁相环模块ALTPLL,输出一路25MHz的分频信号、一路100MHz的倍频信号和一路有3ns相移的50Mhz的时钟信号。说明:我们有两种方式可以验证实验的正确性,一种方法是通过DE2-70开发板,将三路信号从FPGA的引脚输出,通过示波器观察,验证结果;另外一种方法是编写激励块,在软件Quartus II中调用Modelsim SE进行仿真验证实验的正确性。本实验会给出激励块,在仿真环境Modelsim SE中验证实验结果。配置锁相环模块ALTPLL:打开Quartus II软件,选择菜单栏Tool--Mega Wizard Plug-In Manager,选择Create a new custom megafunction,意为创建一个新的红功能模块,然后单击Next;在弹出的界面中,右上角选择器件系列和输出文件类型(此处选择Cyclone II和Verilog),在左边框栏中选择IO文件夹下的ALTPLL,最后选择输出文件保存路径和文件名,按如图所示设置后,点击Next;在新弹出的界面中,设置输入时钟inclk0的频率为50MHz(因为DE2-70开发板的输入时钟为50Mhz),设置device speed grade为6,这个参数与具体芯片的型号有关,其他保持默认,然后点击Next;4)设置输入输出信号。在弹出的界面中,按照如图所示设置,其中Optional Input项目下面包含”pllena(使能端,高电平有效)”、”areset(异步清零端,高电平有效)”、”pfdena(相位/频率检测器的使能端,高电平有效)”,为了方便操作,我们只选择了areset异步清零端;同时Lock Output项目下,选择”locked”,通过这个输出端口可以判断锁相环是否失锁,高电平表示正常;5)单击Next两次,在弹出的界面中设置三个输出信号c0、c1、c2的参数(频率、相位和占空比)。设置输出信号c0的频率为25MHz,相移为零,占空比为50%,c1的频率为50MHz,相移为4ns,占空比为50%,c2的频率为100MHz,相移为零,占空比为50%,按照如图进行设置:说明:可以通过分频因子和倍频因子设置输出信号频率,也可以直接输入输入信号频率,具体使用哪种方法,根据个人爱好!需要选中Use this clock,图片中忘记标记!!6)设置输出文件类型。设置完c0、c1、c2输出信号的频率、相位和占空比等参数后,点击两次Next,在新弹出的界面中选择需要的输出文件格式。说明:MyPll.v文件是我们建立的实例模块,需要在顶层模块中调用,所以系统默认选中; MyPll_inst.v文件展示了在顶层模块中引用的方法; MyPll.bsf文件与原理图有关;每个人可以根据自己的需要选择文件,一般情况下保持默认即可!!7)点击Finish,配置完毕。2、新建顶层文件,引用刚才生成的MyPll.v文件,同时编写激励块文件,进行相关设置。说明:关于如何建立工程、生成激励块文件,可以参考我的另一篇博文! 1)新建工程,并编写顶层模块,命名为My_Pll_Top.v具体代码如下所示:module My_Pll_Top(areset,inclock0,c0,c1,c2,locked);input areset,inclock0;output c0,c1,c2,locked;MyPll MyPll_inst(.areset(areset),.inclk0(inclock0),.c0(c0),.c1(c1),.c2(c2),.locked(locked));endmodule 2)编写激励块文件,具体代码如下:`timescale 1 ns/ 1 psmodule My_Pll_Top_vlg_tst();reg areset;reg inclock0; wire c0;wire c1;wire c2;wire locked;My_Pll_Top i1 ( .areset(areset),.c0(c0),.c1(c1),.c2(c2),.inclock0(inclock0),.locked(locked) );initial begin

文档评论(0)

骨干 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档