毕业论文(设计)基于verilog的数字时钟设计说明书.docxVIP

毕业论文(设计)基于verilog的数字时钟设计说明书.docx

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE \* MERGEFORMAT20 课程设计 基于Verilog HDL的数字秒表设计 系别:物理与电气工程学院 专业:微电子学 班级:2班 成员: 目录 一、前言…………………………………………………………………………………………………………………3 二、实验目的………………………………………………………………………………………………………….3 三、功能设计…………………………………………………………………………………………………………3 四、用Verilog描述电路……………………………………………………………………………………….4 4.1时钟调校及计时模块……………………………………………………………………………………4 4.2整数分频模块………………………………………………………………………………………………..8 4.3时钟信号选择模块………………………………………………………………………………………8 4.4七段显示设置………………………………………………………………………………………………11 4.4.1 BCD码显示模块……………………………………………………………………………………11 4.4.2 二位七段显示模块………………………………………………………………………………12 4.4.3一位七段显示模块………………………………………………………………………………12 4.5顶层模块实现…………………………………………………………………………………………14 五、模拟与仿真…………………………………………………………………………………………………..15 六、逻辑综合……………………………………………………………………………………………………….16 七、下载到硬件电路……………………………………………………………………………………………16 八、总结……………………………………………………………………………………………………………….18 九、心得体会……………………………………………………………………………………………………….18 十、参考文献……………………………………………………………………………………………………….19 一、前言 随着微电子技术的的飞速发展,大规模可编程器件的密度和性能不断提高,数字系统的设计方法、设计过程也发生了重大改变,传统的设计方法已经逐渐被电子设计自动化EDA(Electronic Design Automation)工具所取代。可编程器件可以通过硬件描述语言(如Verilog HDL)的形式根据实际设计的需要灵活地嵌入规模化的数字单元,大大地缩短了产品的设计周期。以可编程逻辑器件为核心的设计在数字系统设计领域将占据越来越重要的作用,因此,作为硬件设计者掌握EDA设计方法和工具是必须的。 二、实验目的 (1)通过本次课程设计加深对Verilog语言课程的全面认识、复习和掌握。 (2)?掌握定时器、外部中断的设置和编程原理。? (3)?通过此次课程设计能够将软硬件结合起来,对程序进行编辑、调试。使其能够通过电脑下载到芯片,正常工作。 (4)实际操作Quartus?II软件,复习巩固以前所学知识。 三、功能设计 数字钟是一个常用的数字系统,其主要功能是计时和显示时间。这里通过一个数字钟表的模块化设计方法,说明自顶向下的模块化设计方法和实现一个项目的设计步骤。这里实现的电子表具有显示和调时的基本功能,可以显示时、分 秒和毫秒,并通过按键进行工作模式选择,工作模式有4种,分别是正常计时模式、调时模式、调分模式、调秒模式。 构成电子表的基本基本模块有四个,分别是时钟调校及计时模块myclock、整数分频模块int_div、时钟信号选择模块clkgen和七段显示模块disp_dec。 四、用Verilog实现电路 4.1时钟调校及计时模块 时钟调校及计时模块myclock实现的功能是根据当前的工作状态进行时、分、秒的调整或正常的计时。代码端口说明如下: 输入信号: RSTn——复位信号 CLK——100Hz时钟信号 FLAG[1:0]——工作模式控制信号,模式定义为:00表示正常显示,01表示调时,10表示调分,11表示调秒; UP——调校模式时以加1方式调节信号; DN——调校模式时以减1方式调节信号。 输出信号: H[7:0]——“时”数据(十六进制); M[7:0]——“分”数据(十六进制); S[7:0]——“秒”数据(十六进制); MS[7:0]———“百分秒”数据(十六进制)。 该模块的设计思路是,当复位信号

您可能关注的文档

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档