- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
摘要:
数字钟学习的目的是掌握各类计数器及它们相连的设计方法;掌握多个数码管显示的原理与方法;掌握模块化设计方式;掌握用VHDL语言的设计思想以及整个数字系统的设计。此数字钟具有时,分,秒计数显示功能,以24小时为计数循环;能实现清零,调时,调分以及整点报时等功能。本设计是一个显示时(2位)分(2位)秒(2位)共六个数字的多功能电子钟。信号发生器输出的40Mhz作为系统频率(时钟),因此将其分频得1Hz的秒钟信号,秒计满60即得1分钟,分满60即得1小时信号,小时满24即得一天。
关键词:数字钟,计数器,数码管,模块化设计, VHDL。
一、设计分析
1.1 设计要求
1)具有时、分、秒计数显示功能,以24小时循环计时。
2)时钟计数显示时有LED灯的花样显示。
3)具有调节小时、分钟及清零的功能。
4)具有整点报时功能。
1.2 性能指标及功能设计
1)时钟计数:完成时、分、秒的正确计时并且显示所计的数字;对秒、分
60进制计数,即从0到59循环计数,时钟——24进制计数,即从0到23循环计数,并且在数码管上显示数值。
2)时间设置:手动调节分钟、小时,可以对所设计的时钟任意调时间,这样使数字钟真正具有使用功能。我们可以通过实验板上的键7和键4进行任意的调整,因为我们用的时钟信号均是1HZ的,所以每LED灯变化一次就来一个脉冲,即计数一次。
3)清零功能:reset为复位键,低电平时实现清零功能,高电平时正常计数。可以根据我们自己任意时间的复位。
4)蜂鸣器在整点时有报时信号产生,蜂鸣器报警。产生“滴答.滴答”的报警声音。
5)LED灯在时钟显示时有花样显示信号产生。即根据进位情况,LED不停的闪烁,从而产生“花样”信号。
1.3 系统方框图
二、设计方案
本设计采用自顶向下的设计方法和模块化设计方式,它由秒计数模块,分计数模块,小时计数模块,报警模块,秒分时设置模块和译码模块,程序包,entity模块(顶层模块)八部分组成。
优点:设计简单方便,层次清晰,工程的建立方便,无需单独设计各个组件模块产生原理图文件后再进行电路连接设计。
三、设计原理和过程
3.1 硬件设计
本设计使用VHDL硬件开发板,可编程逻辑器件EMP1270T144C5系列。设计过程中用到的外围电路的设计如下:
3.1.1 电源部分
3.1.2 可编程器件EMP1270T144C5
3.1.3 CPLD –JTAG接口
3.1.4 晶振和蜂鸣器
3.1.4 LED数码管显示
3.1.5 DIP开关与按键输入(具体电路见附录)
3.2 软件设计
3.2..1 程序包my_pkg的设计说明
为了简化程序设计增加可读性,系统采用模块化的设计方法,重复使用的组件以元件(component)的形式存在,以便相关块的调用。主程序内用不同的功能模块构成一完整的结构。下面列出my_pkg组件包的代码。
------------------------------自定义的包集合(用到的几个模块元件声明)------------------------------
library ieee;
use ieee.std_logic_1164.all;
package my_pkg is
component div40M---------------------------------------------------------------------元器件1
Port( clk: in std_logic;
f1hz : out std_logic);
end component;
component count60---------------------------------------------------------------------元器件2
Port(clr,clk:in std_logic;
one :buffer std_logic_vector(3 downto 0);
ten :buffer std_logic_vector(3 downto 0);
full:out std_logic;
dout:buffer std_logic_vector(7 downto 0));
end component;
component count24------------------------------------------------------------------- -元器件3
Port(clr,clk:in std_logic;
您可能关注的文档
- 毕业论文(设计)基于EDA技术出租车计费器的设计(样本)说明书.doc
- 毕业论文(设计)基于Verilog HDL的万年历说明书.doc
- 毕业论文(设计)基于Verilog的乒乓球游戏电路设计说明书.doc
- 毕业论文(设计)基于AT89C51设计热水器水温自动控制系统说明书.doc
- 毕业论文(设计)基于STC89C52的自动窗帘设计说明书.doc
- 毕业论文(设计)基于STC89C52RC单片机的自主行驶消防预警车说明书.docx
- 毕业论文(设计)基于89C51的计数器课题设计说明书.doc
- 毕业论文(设计)基于 FPGA的音乐播放器的设计说明书.doc
- 毕业论文(设计)基于c的多径衰落下的CDMA仿真说明书.docx
- 毕业论文(设计)基于TMS320C5402的双调制解调器说明书.doc
- 毕业论文(设计)基于单片机AT89c51的数字万用表设计说明书.doc
- 毕业论文(设计)基于c语言的图书管理系统说明书.doc
- 毕业论文(设计)基于c语言的学分管理系统说明书.doc
- 毕业论文(设计)基于89C51的直流电机控制说明书.doc
- 毕业论文(设计)基于java_web聊天室说明书.doc
- 毕业论文(设计)基于C-51的DS18B20测温系统说明书.doc
- 毕业论文(设计)基于AT89C51的频率设计说明书.doc
- 毕业论文(设计)基于STC89C52RC万年历毕业设计说明书.doc
- 毕业论文(设计)基于AT89C51的公交车语音报站器的说明书.doc
- 毕业论文(设计)基于AT89C51单片机的数字电压表的仿真设计说明书.doc
文档评论(0)