数字系统设计的基本步骤课件.pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2000年9月 数字系统设计自动化 Digital Design Automation 陈 伟 男 5.数字系统设计的基本步骤和有关技巧 5.1 数字系统设计的一般步骤 5.2 数字系统并发处理的设计 5.3 数字系统的算法描述 5.4 系统结构的选择和设计 5.5 数字系统优化的基本方法 5.6数字系统设计中的几个工程实际问题 5.1数字系统设计的一般步骤 5.2数字系统并发处理的设计 5.3数字系统的算法描述 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY shift8 IS PORT(clk,a:IN STD_LOGIC; b:OUT STD_LOGIC ); END shift8 ; ARCHITECTURE sample OF shift8 IS COMPONENT dff PORT(d,clk:IN STD_LOGIC; q:OUT STD_LOGIC); END COMPONENT; SIGNAL z:STD_LOGIC_VECTOR(0 TO 8); BEGIN z(0)=a; g1:FOR i IN 0 TO 7 GENERATE dffx:dff PORT MAP (Z(i),clk,z(i+1)); END GENERATE; b=z(8); END sample; LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY dff IS PORT(clk,d:IN STD_LOGIC; q:OUT STD_LOGIC ); END dff ; ARCHITECTURE rtl OF dff IS BEGIN PROCESS(clk) BEGIN IF(clkEVENT AND clk=1) THEN q = d; END IF; END PROCESS; END rtl; 2.同一层模块之间的连接 在同一层中的各模块是通过所定义的信号连接起来的。 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY moduleA IS PORT(din:IN STD_LOGIC; dout:OUT STD_LOGIC ); END moduleA ; ARCHITECTURE rtl OF moduleA IS … BEGIN … END rtl; LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY moduleB IS PORT(din:IN STD_LOGIC; dout:OUT STD_LOGIC ); END moduleB ; ARCHITECTURE rtl OF moduleB IS … BEGIN … END rtl; LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY moduleC IS … END moduleC ; ARCHITECTURE rtl OF moduleC IS … COMPONENT moduleA PORT(din:IN STD_LOGIC; dout:OUT STD_LOGIC); END COMPONENT; COMPONENT moduleB PORT(din:IN STD_LOGIC; dout:OUT STD_LOGIC); END COMPONENT; SIGNAL sigab,sigba:STD_LOGIC; … BEGIN … U3:moudelA PORT MAP(sigab, sigba); U4:moudelB PORT MAP(sigba, sigab); END rtl; 3.函数和过程的调用 在上一层模块调用下一层模块时可以用上面已说明的PORT MAP语句,同样,根据需要也可以使用函数语句(FUNCTION)和过程语句(PROCEDURE)。此时,下层模块应写成函数或过程并放在包集合中。 5.4.4 系统模块之间的通信 1.模块间一般的通信握手协议 2.同步通信控制 5.4.5 数字系统结构的选择

文档评论(0)

phljianjian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档