- 1、本文档共11页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路实验报告(完整版).doc
数 字 电 子 技 术 实 验 报 告
2015-2016学年第一学期
姓名:陶瑜
学号:2014111990
班级:计算机科学与技术三班
座位号:31
实验时间:周四下午第二讲
实验指导教师:龙文杰
实验2原理图:
实验3代码:
module ty_2014111990_3(codeout,indec);
input[3:0] indec;
output [6:0] codeout;
reg[6:0]codeout;
always@(indec)
begin
case(indec)
4d0:codeout=7b1111110;
4d1:codeout=7b0110000;
4d2:codeout=7b1101101;
4d3:codeout=7b1110001;
4d4:codeout=7b0110011;
4d5:codeout=7b1011011;
4d6:codeout=7b1011111;
4d7:codeout=7b1110000;
4d8:codeout=7b1111111;
4d9:codeout=7b1111011;
default: codeout=7bx;
endcase
end
endmodule
实验4原理图和波形图:
实验5原理图和波形图:
实验6原理图和波形图:
实验6代码:
1:计数器
module jishuqi(d,clk,clr,load,ud,q,cout);
parameter n=4;
input[n-1:0] d;
input clk,clr,load,ud;
output reg[n-1:0] q;
output cout;
assign cout=(ud(q==9))|(~ud(q==0));
always @ (posedge clk,negedge clr)
if(!clr)
q=0;
else if(load)
q=d;
else if(ud)
if(q9) q=q+1;
else q=0;
else
if(q0) q=q-1;
else q=9;
endmodule
2:7段译码器:
module decode4_7(a,b,c,d,e,f,g,q);
input[3:0]q;
output a,b,c,d,e,f,g;
reg[6:0]codeout;
always @(q)
begin
case(q)
4d0:codeout=7b1111110;
4d1:codeout=7b0110000;
4d2:codeout=7b1101101;
4d3:codeout=7b1110001;
4d4:codeout=7b0110011;
4d5:codeout=7b1011011;
4d6:codeout=7b1011111;
4d7:codeout=7b1110000;
4d8:codeout=7b1111111;
4d9:codeout=7b1111011;
default: codeout=7bx;
endcase
end
assign {a,b,c,d,e,f,g} = codeout[6:0];
endmodule
实验7原理图和波形图:
实验7代码:
分频器
module divfreq(clk,out);
input clk;
output reg out;
reg [12:0] q5000;
always @ (posedge clk)
begin
if(q5000=2499)
begin
out=1;
q5000=q5000+1;
end
else if (
begin
out=0;
q5000=q5000+1;
end
else
q5000=0;
end
endmodule
2.计数器
module counter100(set,out,out2,q100);
output reg out2;
input out;
input [6:0] set;
output reg [7:0] q100;
always @(posedge out)
begin
if (q100set)
begin
out2=1;
q100=q100+1;
end
else if (q10099)
begin
out2=0;
q100=q100+1;
end
else q100=0;
end
endmodule
您可能关注的文档
最近下载
- 2021实战攻防企业红蓝对抗实践指南.pdf VIP
- 在地脉和时态的关联中传承和创新-金陵大报恩寺遗址博物馆设计-韩冬青.pdf VIP
- 湖北省部分重点中学2025届高三第二次联考英语试卷(含答案解析).pdf
- LLC谐振半桥变换器计算表-V1.1.xls VIP
- 作风建设学习教育查摆问题清单及整改措施+市直单位作风建设学习教育查摆突出问题清单(五个方面共15条).docx VIP
- 红蓝对抗演练方案.docx VIP
- 秦皇岛环境工程污水处理厂实习报告_完整版.doc VIP
- 高考数学压轴题+黄冈压轴100题.pdf VIP
- (高中数学公式精华打印版2.doc VIP
- 爱登堡edvf32安装调试维护说明v10.doc VIP
文档评论(0)