《数字电路与逻辑设计实验》指导书.pptVIP

《数字电路与逻辑设计实验》指导书.ppt

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、实验目的 1. 掌握RS触发器、D触发器、JK触发器的工作原理。 二、实验所用器件和仪表 1. 四2输入正与非门74LS00 1片 三、实验原理 触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。 1、基本RS触发器 基本RS触发器也可以用两个“或非门”组成,此时为高电平触发有效。 图7.1 基本RS触发器 2、D触发器 在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为Qn+1=Dn,其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。有很多种型号可供各种用途的需要而选用。如双D 74LS74、四D 74LS175、六D 74LS174等。 图7.2 为双D 74LS74的引脚排列及逻辑符号。功能如表7.2 图7.2 74LS74引脚排列及逻辑符号 表7.2 3、JK触发器 在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。引脚功能及逻辑符号如图7.2所示。 图7.2 74LS112双JK触发器引脚排列及逻辑符号 下降沿触发JK触发器的功能如表7.2。 表7.2 四、实验内容 1、 用74LSOO构成一个RS触发器。 五、实验接线图 图7.4 74LS74测试图2 图7.3 74LS74测试图1 测试步骤及结果如下: ⑨、在示波器上同时观测 Q、CK 的波形,观测到 Q 的波形只在 CK 的上升沿才发生变化。 3、仿照74LS74测试方法和步骤,完成对74LS112(74LS73)功能的测试。 六、实验预习要求 1、复习课本中触发器相关理论知识。 七、实验要求 1、认真完成实验,记录实验结果。 八、思考题 考虑触发器间相互转换的问题。 分析电路工作原理,并按图7-6接线,用双踪示波器同时观察CP、CPA;CP、CPB及CPA 、 CPB波形,并描绘之。 图7.6 双相时钟脉冲电路 《数字电路与逻辑设计实验》指导书 实验七 触发器 数字电路实验 * * * * * * 2. 学会正确使用RS触发器、D触发器、JK触发器。 2. 双D触发器74LS74 1片 3. 双JK触发器74LS112或74LS73 1片 4. 示波器 1台 表7-1 JK触发器的状态方程为 2、 双D触发器74LS74中一个触发器功能测试。 3、 制定对双JK触发器74LS112一个JK触发器的测试方案,并进行测试。 (3)在(1)的基础上,将D引脚接 1MHz 脉冲源,CK引脚接10MHz脉冲源。用双踪示波器同时观测D端和CP端,记录波形;同时观测D端、Q端,记录波形。分析原因。 图 7.5 D 触发器 D 端、Q 端波形图 2、设计对JK触发器功能进行测试的电路图。 2、双踪显示,观察上升沿、下降沿触发,画出波形图,注意相位关系。 3、通过实验理解触发器的概念及“置0”、“置1”功能。 4、列表整理各类触发器的逻辑功能。 九、兴趣实验 双相时钟脉冲电路 用JK触发器及与非门构成的双相时钟脉冲电路如图7.6所示,此电路是用来将时钟脉冲CP转换成两相时钟脉冲CPA及CPB,其频率相同、相位不同。 《数字电路与逻辑设计实验》指导书 实验七 触发器 数字电路实验

您可能关注的文档

文档评论(0)

lingyun51 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档