电子元件减少锡毛刺的方法.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子元件减少锡毛刺的方法 降低镀层毛刺的措施 研究表明,下列四种方案是减少锡毛刺产生的最可行解决方案:对雾锡镀层进行退火,增加雾锡镀层的厚度,在引脚镀层中加入镍阻挡层(barrier),对锡镀层进行回流。 就减少毛刺的问题而言,成本效益最高的方案是对镀锡层进行退火。大量研究表明,在铜衬底上对锡镀层进行退火可以大大减少毛刺的产生。具体操作方法是在温度为150℃下,对锡镀层进行一小时的退火。根据现有的资料记载,在 镀层操作完成后24小时内对锡镀层进行退火较为有效。 从资料中我们可以清楚了解,尽管锡镀层的最佳厚度尚不清楚,锡沉积越厚,越不容易产生毛刺。根据资料中提供的参考数据,安森美半导体方案中的锡镀层仍将集中介于7.5至12.5微米之间。我们相信,该方案可以在不影响镀层质量的前提下,减少毛刺,提高成本效益。 另一种被广泛认可的减少毛刺方案是在镍阻挡层上加入锡镀层。然而,在镀层上加入镍会使许多产品的成本增加,在市场上失去价格竞争力。此外,众所周知,尽管镍阻挡层会使毛刺产生的时间增加,但这很大程度上取决于所使用的锡镀浴类型。大家普遍认为,镍之所以可以减少毛刺产生,原因在于它会对锡镀层中的应力产生影响。 由于使用镀镍减少毛刺的产生取决于所使用的锡镀浴,安森美半导体采用的对策侧重于选择基于甲基硫酸(MSA)的锡镀层化学方法。MSA电镀化学方法不仅可以控制锡镀层中产生的应力,而且可以产生一种不易产生毛刺的镀层。 另一种减少毛刺的方案是在锡熔点232℃以上进行锡回流,但是这种处理方法的有效性尚不清楚。因此,锡回流不能作为减少毛刺产生的工艺。但是,安森美半导体采用的方案包括了采用回流测试作为确定总体雾锡工艺有效性的方法。这种方法在很大程度上重复了最后的封装工艺。 需要对所有含大量锡的镀层进行持续测试和检查,以确保毛刺的产生得以控制。用于锡毛刺评估的测试条件和检查程序在过去几年中发生了重大变化,可以将其看作是一个变化的目标。JEDEC和iNEMI的动议已经带动了越来越多的标准化工作,以确定进行上述评估所运用的方法。安森美半导体将严格遵守JEDEC标准JESD22A121中的建议。该标准不仅要求对特定的温度循环、环境温度/湿度储存和高温/高湿度存储进行测试,还规定了所需的锡毛刺检查程序。 除了监测当前的电镀化学方法外,还将在这些新近议定并得以标准化的JEDEC测试条件下进行实验,以便将样品组锡毛刺与下列属性相比较。 1. 雾锡镀层的厚度范围为5至15微米; 2. 回流与不回流的比较; 3. 铜引脚框架与镀铜Alloy 42引脚框架的比较; 4. 基于MSA的不同锡镀浴化学成分。 到目前为止,安森美半导体已经将其约95%的产品转换为无铅镀层,并计划在2005年底之前将所有器件中含铅(Pb)的外部镀层用无铅镀层取代。 深圳金百泽电子科技股份有限公司()成立于1997年,是线路板行业十强企业,总部设在深圳,研发和生产分布在深圳、惠州和西安等地,为客户提供产品研发的PCB设计、PCB快速制造、SMT加工、组装与测试及硬件集成等垂直整合解决方案,是国内最具特色的电子制造服务提供商。电话:0755223

文档评论(0)

000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档