CPU 知识角.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
800MHz FSB 英文:800MHz FSB 中文:800MHz前端总线 所属类别:处理器及主板 800MHz FSB是由Intel最先提出的前端总线标准,将处理器外频提升至200MHz,由于P4处理器采用4倍前端总线,所以P4处理器前端总线高达800MHz,提供高达6.4Gb/S的处理器带宽。 Complex Instruction Set Computer 复杂指令系统计算机 英文:Complex Instruction Set 中文:复杂指令系统计算机 所属类别:CPU   ComputerComplex Instruction Set Computer(CISC)复杂指令系统计算机(CISC)微处理器是台式计算机系统的基本处理部件,每个微处理器的核心是运行指令的电路。指令由完成任务的多个步骤所组成,例如把数值传送进寄存器或进行相加运算。这些指令被称为微理器的微代码(microcode),不同制造商的微处理器有不同的微代码系统,制造商可按自己的意愿使微代码做得简单或复杂。指令系统越丰富,微处理器编程就越简单,然而,执行速度也相应越慢。下面的对比显示了两类微处理器的差异:   □复杂指令系统计算机(CISC)方案   包含一个丰富的微代码系统,简化了处理器上运行程序的编制。   □精简指令系统计算机(RISC)方案   顾名思义,它有一个精简的指令系统。从而提高了微理器的效率,但需要更复杂的外部程序。   RISC方案基于John Cocke在IBM公司的工作,他发现约20%的计算机指令完成约80%的工作。因此,RISC系统通常比CISC系统要快。他的80/20规则促进了RISC体系结构的开发。   大多数台式微处理器方案如Intel和Motorola芯片都采用CISC方案;工作站处理器加MIDS芯片DEC Alpha和IBM RS系列芯片均采用RISC体系结构。当前和将来的处理器方案似乎更倾向于RISC。 Cache 高速缓冲存储器 英文:Cache 中文:高速缓冲存储器 所属类别:CPU     高速缓冲存储器,根据程序的局部性原理,可以在主存和CPU通用寄存器之间设置一个高速的容量相对比较小的存储器,把正在执行的指令地址附近的一部分指令或者数据从主存调入这个存储器,供CPU在一段时间内使用,这对提高程序的运行速度有很大的影响。这个介于主存和CPU之间的高速小容量存储器称为高速缓冲存储器。Cache存储器介于CPU和主存之间,它的工作速度数倍于主存,全部功能由硬件实现,并且对程序员是透明的。 Internal Bus 内部总线 英文:Internal Bus 中文:内部总线 所属类别:硬件   在CPU内部,寄存器之间和算术逻辑部件ALU与控制部件之间传输数据所用的总线称为片内总线(即芯片内部的总线)。 Bursts 突发传送 英文:Bursts 中文:突发传送 所属类别:硬件   突发传送是两设备之间不间断的连续数据传送。微处理器如Intel 80486、Motorola 68030允许用突发方式将成组数据传送到内存和板上的高速缓存。IBM公司的微通道(Micro Channel)总线提供突发传送方式,总线上的适配器能够用突发方式控制总线发送多个成组数据。   在汇聚和传送来自几个源节点数据的多路复用总线设备或数据通信信道上,突发方式将整个信道专用于传送一个源节点的数据。具有突发方式功能的设备常常为成组方式操作提供最大吞吐率。例如,基于Intel芯片的PC机扩展工业标准体系结构(EISA)总线具有速率为33Mbps的突发方式,在突发传送时,一次数据移动只要一个时钟周期,而不是通常的两个时钟周期。 Alpha DEC公司微处理器 英文:Alpha 中文:DEC公司微处理器 所属类别:CPU Alpha是由DEC公司开发的一种微处理器。DEC公司已经被康柏电脑公司收购,因此,Alpha微处理器也就成了康柏电脑公司旗下的一种产品。 Instructions Cache 指令缓存 英文:Instructions Cache 中文:指令缓存 所属类别:硬件   由于系统主内存的速度较慢,当CPU读取指令的时候,会导致CPU停下来等待内存传输的情况。指令缓存就是在主内存与CPU之间增加一个快速的存储区域,即使CPU未要求到指令,主内存也会自动把指令预先送到指令缓存,当CPU要求到指令时,可以直接从指令缓存中读出,无须再存取主内存,减少了CPU的等待时间。 多处理器系统 Multiprocessor Systems 中文:多处理器系统 ?英文:Multiprocessor Systems ?所属类别:CPU ? ?  Multiprocessor Systems 多处理器系统 多处理器系统包括

文档评论(0)

jdyz0312 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档