自动电子钟设计和实现 电气工程专业.docVIP

自动电子钟设计和实现 电气工程专业.doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

目录

第1章设计说明……………3

1.1设计思路………………………3

1.2模块介绍………………………3

1.3真值表…………4

第2章原理图………………5

第3章波形访真图…………7

第4章管脚锁定及硬件连线……………10

4.1管脚锁定………………………10

4.2硬件连线………………………10

第5章总结………………11

参考文献……………………12

第一章设计说明

一设计思路

自动电子钟要求从00:00:00开始显示到23:59:59实际上就是一个60*60*24进制的加法器固在电路设计时只需要将已有的加法计数器改成60*60*24进制加法计数器就行了,整个计数器分三个模块,每个模块有两个十进制计数器组成。

74160真值表

二模块介绍

模块一:模块一为秒模块,有一个十进制计数器和一个由十进制计数器该的六进制计数器组成,输出分别接秒的个位和十位。

模块二:模块二为分模块,其构成与秒模块一样,输出分别接分的个位和十位。

模块三:模块三为时模块,先由两个十进制计数器组成100进制计数器在改为24进制输出分别接在时的个位和十位。

三真值表

1A

1B

1C

1D

2A

2B

2C

2D

3A

3B

3C

3D

4A

4B

4C

4D

5A

5B

5C

5D

6A

6B

6C

QD

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

1

1

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

1

1

0

1

0

1

0

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

0

0

0

0

1

0

0

1

1

0

1

0

1

0

0

1

1

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

1

1

0

1

0

1

0

0

1

1

0

1

0

1

0

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

1

0

0

1

1

0

1

0

1

0

0

1

1

0

1

0

1

1

0

0

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

第二章原理图

模块一

模块二

模块三

总原理图

第三章仿真波形

秒个位进十位时的输出波形图

秒进分时的输出波形图

分个位进十位是的输出波形

分进时时的输出波形图

时个位进十位时的输出波形图

回到零点时的输出波形图

第四章管脚锁定及硬件连线

4.1管脚锁定

CLK锁175

M1、M2、

文档评论(0)

专业写作找文采 + 关注
实名认证
服务提供商

修改润色代笔文章撰写。

1亿VIP精品文档

相关文档