湖大EDA第四次实验报告移位寄存器.doc

湖大EDA第四次实验报告移位寄存器.doc

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA第四次实验报告 (移位寄存器) 一实验目的 移位寄存器的工作原理及应用 定制LPM原件及应用 电路仿真基本方法 混合模块工程设计方法 二实验仪器 PC一台 DDA系统数字系统实验平台 Quatartus2配套软件 三实验原理 基本概念:移位寄存器是用来存储二进制数字信息且能进行信息移位的时序逻辑电路,根据移位寄存器存取信息的方式不同分为串入串出,串入并行,并行串出,并行并出四种形式。 基本原理 74194是一种典型的中规模集成移位寄存器,由四个RS触发器和一些门电路构成的四位双向移位寄存器,该移位寄存器具有左移,右移。并行输入数据,保持及异步清零五种功能,其中ABCD为并行输入端,QAQBQCQD为并行输出端;SRSI为右移串行输入端,SLSI为左移串行输入端;S1S0为模式控制端;CLRN为异步清零端;CLK为时钟脉冲输入端,33移位寄存器的应用 Clk,clk1:时钟输入信号,clk频率应较高,clk1频率应较低。 clrn:清零信号,二进制输入,低电平输入 sl 、sr:左移或者右移,二进制输入。 s0、s1模式控制端,二进制输入; abcd:abcd输入端,输入四个二进制信号; qabcd:输出四个二进制信号 应用: 可构成计数器,顺序脉冲发生器,串行累加器,串并转换,并串转换等。 四实验步骤 (1)74194功能验证电路 (2)74194功能仿真结果 五实验心得 通过本次试验,我基本掌握了移位寄存器的的工作原理,总结了一些设置波形的方法:添加节点前设置好参数;添加节点或总线后信号整合与位置分配,不同类的信号要上下放置,时钟信号置顶,其他信号可以按照“异步控制—》同步控制—》数据输入”顺序向下放置,同一元件的控制信号就近放置;同一功能的控制信号就近放置。先设置时钟等激励信号完成电路的初始状态,将时间轴划分为连续的时间段,一小段完成一小步实验内容,激励输入完成后立即生成波形并判断结果。

您可能关注的文档

文档评论(0)

138****8091 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档