- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电源噪声抑制的时钟源简化FPGA系统的电源设计 ———————————————————————————————— 作者: ———————————————————————————————— 日期: 集成电源噪声抑制的时钟源简化FPGA系统的电源设计 摘要:??本文对高性能应用的FPGA设计中的电源噪声情况进展了说明,并由此指出FPGA设计对时钟源的特殊要求,进而对目前通用的小数分频式晶体振荡器(Xo)构造以及Silicon Labs DSPLL XO/VCXO构造进展了分析和比照。 关键字:?? FPGA,?? 芯片,?? 线性电源,?? 线性稳压器 1 引言 就本质而言, FPGA是一种耗电设备,需要复杂的电能传输和多电压轨。单 芯片通常有数瓦功耗,运行在1.8V、2.5V和3.3V电压轨。激活的高速片上串行解串器(sERDEs)会增加几瓦功耗,并且使电能输送策略复杂化。当FPGA功耗增加时,对敏感的模拟和混合信号子系统性能的要求也随之增加。其中最重要的是时钟子系统,它们为FPGA和其他板级元件提供低抖动的时钟参考。 2降低电源噪声,提高转换效率的通用方法 耗电系统无法防止电源噪声。 一般而言,系统设计者应尽可能的尝试使用低噪声 线性电源。然而,过高的管耗通常阻止了 线性稳压器的应用。当使用线性设备时,如果不计负载电流,调节3.3V输入到1.8V输出的转换效率仅有54%.低转换效率把电能消耗在稳压器而不是负载上,使线性设备无法满足许多高性能应用的要求。 2 LDo的优缺点 通过减少调节过程中输入到输出的电压差,低压差线性稳压器(LDO)的应用有助于提高转换效率。例如,2.5V到1.8V调节可为全部负载提供高达72%的转换效率。来源:大比特半导体器件网 这在负载所需电流不超过500mA时,通常是一个好的做法。然而,当负载需要lA~3A的电流消耗时,LDO就不能提供太大的帮助了。当稳压器处于输入输出电压差范围之内时,它不能再进展有效的调节。 其外在表现就像一个电阻器,无法响应负载电流或输入电压的变化。 结果削弱了稳压器的噪声抑制能力,不适合为敏感电路模块供电。 为了保持良好的调节和噪声抑制能力,LDO必须使用比它们输入输出电压差标准中规定的更高的输入电压供电,这降低了转换效率。为满足输入输出电压差的条件要求,多个LDO可并联在一起,以减少通过每个稳压器的负载电流。但是,复杂的构造和高昂的本钱使得这个替代方案没有什么吸引力。来源:大比特半导体器件网 3 开关稳压器的优缺点 提高转换效率和维持宽负载电流范围调节的更实际的方法是使用开关稳压器。开关稳压器有高达85%一95%的转换效率,这常常使其成为FPGA的唯一选择。随着效率的提升,伴随而来的副作用是多达50mVp-p“100mVp-p的电压纹波噪声。由于FPGA逻辑和I/O电路的高功耗,导致通常低于50mV.的开关纹波要求是高本钱和不切实际的。 4 其它噪声和挑战 另一种噪声来源是FPGA本身。构造内系统时钟可能运行在数十到数百兆赫兹。当高功率数字逻辑运行时,其产生的噪声瞬变涉及到各种电源层。快速瞬变产生高能量毛刺,需要电源滤波器进展平滑处理。由于大多数电源去耦优化仅仅在一个或几个频率上呈现低阻抗,因此很难甚至不可能去除所有电源轨上的高频噪声。噪声会通过电源传播到其他子系统,特别是那些靠近FPGA的子系统。来源:大比特半导体器件网 FPGA面临着另~个挑战。当逻辑或I/O电路在低和高功率运行状态之间切换时,负载电流显着波动。当逻辑电路进入集中运行的高功率运行状态,电源的负载加重。来源:大比特半导体器件网 当逻辑电路进入低功耗状态,负载减轻,电源返回正常状态。许多活动能够产生这种负载变化,而且这些活动的变化规律一般是无法预测或控制的。负载变化在电源轨上产生低频包络,一般低于100kHz. 噪声包络可以使用额外的稳压器去除,但是增加了本钱和电路板空间,减少了电源设备的利润。来源:大比特半导体器件网 由于这些原因,当与FPGA共用同一电源轨时,敏感模拟组件面临着考验。在许多情况下,用户可能会遇到莫名其妙的性能下降或异常等不可预知的行为。传统的解决方法是每个敏感时钟系统使用隔离的电源供电,这些电源使用线性稳压器来过滤低频噪声,使用大量的由磁珠和陶瓷去耦电容组成的LC过滤高频噪声。然而,这不是一个理想的解决方案,因为它增加了本钱和设计复杂度。此外。它割裂了电源层,在提供低阻抗和可靠耦合的回路方面降低了性能。更好的解决方法是保持一个连续的电源层,整个板上尽可能的完整。然而,为了利用这一优势,每个子系统必须能够承受电源噪声。来源:大比特半导体器件网 5 FPGA对时钟源的特殊要求 当前,FPGA严重依赖低抖动时钟源,以满足终端应用需求。 FPGA可驱动背板、光学模块,或G
您可能关注的文档
- 陶瓷小区一期工程c及地库c类资料软件资料建筑物沉降观测测量记录.doc
- 陶瓷坯料配方实训配方报告.doc
- 隆林县思想品德模拟试题及答题卡答案.doc
- 隆林至百色高速公路田林总监办交通安全工程监理实施细则.doc
- 隆阳区微课题研究手册.doc
- 除氧煤仓间作业指导书.doc
- 随机共振系统仿真研究=王传植毕业设计.doc
- 随机变量的数学期望与方差.doc
- 随机接入成功率的研究分析.doc
- 随机路面输入的汽车平顺性仿真分析.doc
- 解析卷-鲁科版八年级物理下册-第八章浮力必考点解析试卷.docx
- 2025中煤西安设计工程有限责任公司工程总承包公司招聘笔试模拟试题及答案解析.docx
- 解析卷-鲁科版八年级物理下册-第八章浮力定向训练试题(含详解).docx
- 2025铜鼓县图书馆招聘编外用工2人笔试备考题库及答案解析.docx
- 解析卷-鲁科版八年级物理下册-第八章浮力必考点解析练习题(含答案解析).docx
- 2025江苏苏州市常熟经开控股有限公司(系统)招聘16人笔试模拟试题及答案解析.docx
- 2025四川凉山州会理市人力资源和社会保障局下半年考核招聘事业单位急需紧缺人才15人笔试备考题库及答案解析.docx
- 2025沈阳市铁西区面向社会公开招聘社区工作者73人笔试备考题库及答案解析.docx
- 2025河南郑州轻工业大学工程训练中心招聘2人笔试模拟试题及答案解析.docx
- 2025年滁州海关招聘协管员10人笔试备考试题及答案解析.docx
最近下载
- 中宁县大战场清真牛羊交易市场建设项目可行性研究报告.doc VIP
- 2025年10月自考行政管理学00277试题及解析.docx VIP
- 华东交通大学448汉语写作与百科知识2020年考研真题试题.pdf VIP
- 【MOOC】《过程控制》(南京邮电大学)章节期末中国大学慕课答案.docx VIP
- 崇尚科学反邪教小学手抄报Word模板可编辑可打印J.docx VIP
- 崇尚科学反邪教小学手抄报Word模板可编辑可打印A.docx VIP
- 河道保洁服务应急预案.doc VIP
- 第3单元微项目2 体验表格美化效果-泰山版(2018)第3册八年级信息技术上册教学设计.docx
- 风电项目风机吊装施工工期及施工进度计划方案.pdf VIP
- 第三讲 《易经》与风水(基础二).ppt VIP
有哪些信誉好的足球投注网站
文档评论(0)