74hc154的引脚功能和作用.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
74HC154 简介,引脚说明,地址/全能输入对应输出表 74HC154引脚说明 简介:4线—16线译码器,可以实现地址的扩展。    4-Line to 16-Line Decoder/Demultiplexer 引脚说明:1-11 13-17 :输出端。(outputs (active LOW))    12:Gnd电源地 (ground (0 V))    18-19:使能输入端、低电平有效 (enable inputs (active LOW))    20-23地址输入端 (address inputs)    24:VCC电源正 (positive supply voltage) 地址/全能输入对应输出表 \o 查看图片 ?? 功能真值表 注意:   H = 高电平(HIGH voltage level)   L = 低电平(LOW voltage level)   X = 任意电平(don’t care)   只要控制端G1、G2任意一个为高电平,A、B、C、D任意电平输入都无效。G1、G2必须都为低电平才能操作芯片。 内部框图 引脚图 74LS154 基本特性 供电电压: 4.75V--5.25V 输出高电平电流: -0.4mA 输出低电平电流: 8mA 74HC154 概述   74HC154是一款高速CMOS器件,74HC154引脚兼容低功耗肖特基TTL(LSTTL)系列。   74HC154译码器可接受4位高有效二进制地址输入,并提供16个互斥的低有效输出。74HC154的两个输入使能门电路可用于译码器选通,以消除输出端上的通常译码“假信号”,也可用于译码器扩展。该使能门电路包含两个“逻辑与”输入,必须置为低以便使能输出端。任选一个使能输入端作为数据输入,74HC154可充当一个1-16的多路分配器。当其余的使能输入端置低时,地址输出将会跟随应用的状态。 74HC154 特性 16线多路分配功能 74HC154 参数 74HC154 基本参数 电压 ? 2.0~6.0V 驱动电流 ? +/-5.2 mA 传输延迟 ? 11 ns@5V 74HC154 其他特性 逻辑电平 ? CMOS 功耗考量 ? 低功耗或电池供电应用 74HC154 封装与引脚 SO24, SSOP24, DIP24, TSSOP24 4位二进制码输入译码至16个互斥输出 兼容JEDEC标准no.7A 温度范围 -40~+85 ℃ -40~+125 ℃ ESD保护 HBM EIA/JESD22-A114D超过2000 V MM EIA/JESD22-A115-A超过200 V 74HC154 4线-16 线译码器/解调器 ?·将4个二进制编码输入译成16个彼独立的输出之一 ?·将数据从一个输入线分配到16个输出的任意一个而实现解调功能 ?·输入箝位二极管简化了系统设计 ?·与大部分TTL和DTL电路完全兼容 ?74154这种单片4 线—16 线译码器非常适合用于 高性能存储器的译码器。当两个选通输入G1 和G2 为低时, 它可将4 个二进制编码的输入译成16 个互相独立的输出之一。实现解调功能的办法是:用4 个输入线写出输出线的地址,使得在一个选通输入为低时数据通过另一个选通输入。当任何一个选通输入是高时,所有输出都为高。 TRUTH TABLE真值表: INPUTS 输入 SELECTED OUTPUT 选定输出(L) G1 G2 D C B A L L L L L L Y0 L L L L L H Y1 L L L L H L Y2 L L L L H H Y3 L L L H L L Y4 L L L H L H Y5 L L L H H L Y6 L L L H H H Y7 L L H L L L Y8 L L H L L H Y9 L L H L H L Y10 L L H L H H Y11 L L H H L L Y12 L L H H L H Y13 L L H H H L Y14 L L H H H H Y15 X H X X X X NONE H X X X X X NONE 引脚功能表: 引脚端 No SYMBOL符号 NAME AND FUNCTION名称及功能 1,2,3,4,5,6,7,8,9,10,11,13,14,15,16,17 Y0 to Y15 Outputs输出(Active LOW)低电平 18,19 G1, G2 Enable Inputs(Active LOW)使能输入(低电平) 23,22,21,20 A to D Address Inputs地址输入 12 GND Ground接地(0V) 24 VCC

文档评论(0)

李leek + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档