网站大量收购独家精品文档,联系QQ:2885784924

基于FPGA的ADC采集系统的设计_毕业设计论文.doc

基于FPGA的ADC采集系统的设计_毕业设计论文.doc

  1. 1、本文档共60页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
北华航天工业学院毕业论文 PAGE IV 基于FPGA的ADC采集系统的设计 摘 要 基于FPGA在高速数据采集方面有单片机和DSP无法比拟的优势,FPGA具有时钟频率高,内部延时小,全部控制逻辑由硬件完成,速度快,效率高,组成形式灵活等特点。因此,本文研究并开发了一个基于FPGA的数据采集系统。FPGA的IO口可以自由定义,没有固定总线限制更加灵活变通。本文中所提出的数据采集系统设计方案,就是利用FPGA作为整个数据采集系统的核心来对系统时序和各逻辑模块进行控制。依靠FPGA强大的功能基础,以FPGA作为桥梁合理的连接了ADC、显示器件以及其他外围电路,最终实现了课题的要求,达到了数据采集的目的。 关键词 FPGA A/D转换 Abstract FPGA is better than microcontroller and DSP in high speed data acquisition, FPGA has higher internal clock frequency, smaller delay than DSP,and all the control logic of FPGA is completed by hardware, FPGA has fast speed, high efficiency, and so on. Therefore, this paper introduces and develops a data acquisition system which is based on FPGA.The I/O pin of FPGA can be defined yourself without fixed limit,it’s very flexible. This design of data acquisition system use FPGA as the data acquisition system core to control the timing and the logic control module. Relying on the powerful function of FPGA, FPGA can connect ADC, display devices and other peripheral circuits, finally we can achieve the requirements of the subject, and the purpose of the data collection。 Key words FPGA A/D 目 录 TOC \o 1-3 \h \z \u 第1章 绪论 h 1 1.1 课题背景及国内外研究概况 h 1 1.2 现场可编程门阵列FPGA h 2 1.3 课题的建立以及本文完成的主要工作 h 3 第2章 Altium Designer及Quartus II简介 h 4 2.1 Altium Designer简介 h 4 2.2 quartus II简介 h 5 2.3 小结 h 6 第3章 系统硬件概况 h 7 3.1 系统概况 h 7 3.2 功能模块 h 8 3.2.1 FPGA模块 h 8 3.2.2 液晶显示器模块 h 10 3.2.3 电源模块 h 13 3.2.4 AD模数转换器模块 h 13 3.2.5 存储模块SRAM h 16 3.2.6 晶振 h 18 3.2.7 REF参考电源 h 19 3.2.8 EPCS h 19 3.2.9 JTAG h 19 3.3 小结 h 21 第4章 程序仿真 h 22 4.1 Verilog HDL程序 h 22 4.2 采集波形 h 23 4.3 小结 h 24 第5章 课题特点 h 26 5.1 FPGA应用 h 26 5.2 FIFO缓存设计 h 26 第6章 结论 h 27 附 录 h 30 PAGE 29 基于FPGA的ADC采集系统的设计 第1章 绪论 1.1 课题背景及国内外研究概况 传统的数据采集系统,通常采用单片机或DSP作为主要控制模块,控制ADC,存储器和其他外围电路的工作。随着数据采集对速度性能的要求越来越高,传统采集系统的弊端就越来越明显。单片机的时钟频率较低且需用软件实现数据采集,这使得采集速度和效率降低,此外软件运行时间在整个采样时间中也占很大比例,而FPGA有单片机无法比拟的优势。FPGA时钟频率高内

文档评论(0)

weidameili + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档