基于SOPC技术的HDB3编码器设计-交通运输工程专业论文.docxVIP

基于SOPC技术的HDB3编码器设计-交通运输工程专业论文.docx

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SOPC技术的HDB3编码器设计-交通运输工程专业论文

论文独创性声明 本人声明:本人所呈交的学位论文是在导师的指导下,独立进行研究 工作所取得的成果。除论文中已经注明引用的内容外,对论文的研究做出 重要贡献的个人和集体,均己在文中以明确方式标明。本论文中不包含任 何未加明确注明的其 他个人或集体已经公开发表的成果 。 本声明 的法律责任由本人承担。 论文作者签名 : 份叫 l -olt 年 j 月 J1 日 论文知识产权权属声明 本人在导师指导下所完成的论文及相关的职务作品,知识产权归属学 校。学校享有以任何方式发表、复制 、公开阅览、借阅以及申请专利等权 利。本人离校后发表或使用 学位论文或与该论文直接相 关的学术论文或成 果时,署名单位仍然为长安大学。 (必威体育官网网址的论文在解密后应遵守此规定) 论文作者签名 :份 叫 导师签名:州号 2;J)t 年 j 月 )1 日 uv 向年 G 月 17 日 万方数据 摘 要 HDB3 码作为基带传输信号,因具有无直流分量,低频分量小,定时信号易于提取, 且译码简单等特点而得到广泛运用。与其它常用的非归零码相比,它具有更好的抗干扰 性能和较强的检错能力,更适合于长距离的信道传输。因此对 HDB3 编码方法和硬件实 现进行研究具有现实意义。 传统对编码器的设计通常都是采用分立元件的方式来完成,但随着编码的复杂程度 不断加大,需要更多的分立元件来完成编码器的设计,这样就会使得设计的编码器体积 较大,结构较为复杂,功耗较高,对调试及安装造成一定的困难。 本设计综合使用可编程逻辑器件和 SOPC 技术实现 HDB3 编码器的设计。首先,设 计使用 Verilog 语言实现了编码器模块的硬件电路设计,并完成了编码器各模块编译和 编码波形仿真及验证,生成了一个具有 HDB3 编码功能的逻辑电路模块。之后,使用 SOPC 技术把生成的编码器模块与 CPU 处理器、存储器,外设 IO 端口控制电路等硬件 系统集成在一个可编程芯片 Cyclone II 里,通过设定的 IO 接口,能够实现对 HDB3 编 码器的编码过程的控制,最终的编码结果通过系统上的串行口输出。 该系统将软件系统和硬件系统集成于内嵌有 CPU 核的可编程逻辑器件上,具有体 积小,功耗低,编码速率高,调试方便等优点,有一定实用价值。 关键词: SOPC,HDB3 码,编码器 I Abstract As a kind of transmission signal of baseband, HDB3 code is widely used because of some character, for example, non-DC component, little low-frequency component, extracting a timing signal and decoding easily. Compared with other common code of Non-Return to Zero, it has a better anti-jamming performance and stronger Error detection capability and is more suitable for long-distance transmission. Therefore, researching the method of coding HDB3 and Implementation of its hardware has a practical value. Traditional design of coding normally uses the manner of discrete component to complete. But as the complexity of encoding is increasing, more discrete components are required, leading to larger volume, more complex structure, higher consumption, installing hard for encoder. This paper implements the design of HDB3 encoder by using the programmable logic devices and the SOPC technology. Above all, after using the Verilog language to achieve the hardware circuit design of each encoder module, we compile all

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档