中尺寸屏技术要点说明.pptVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
中尺寸屏技术要点说明

中尺寸屏技术要点说明中尺寸常用界面-RGB 界面接口 Parallel RGB, 24/18 bits 图像数据 Data clk 数据时钟 DE/HS+VS 同步信号 信号电平 TTL 5V/3.3V/2.5V等 中尺寸常用界面-RGB 中尺寸常用接口-LVDS 界面接口 差分数据线,RXIN0~2+/-(对应18bitRGB), RXIN0~3+/-(对应24bitRGB) 数据和同步信号共用通讯线 差分时钟线,RXCLK+/- 中尺寸常用接口-LVDS LVDS信号中RGB的数据对应关系 中尺寸常用接口-LVDS RGB to LVDS的转换模块示意图 中尺寸常用接口-LVDS LVDS接口,每路差分信号都需要一个耦合电阻来。耦合电阻尽量靠近接收端。 LVDS信号线layout时,要注意组线间距2倍线宽,正负差分线间距=线宽。LVDS信号离其他信号远,避免干扰其他信号 LVDS信号线layout时,要首先保证等长,即同组差分线的正极线和负极线要求长度差异小于1%。不同组的差分线也要尽可能的减少长度差异。 中尺寸电源说明 中尺寸屏和小尺寸屏所需要的电源种类是一样的。AVDD,VGL,VGH,VCOM,VLED。 因为电源消耗比较大,无法用小尺寸采用的电容倍压的方式进行升压,而采用外部升压电路的模式。采用PWM升压电路。 中尺寸周边电路-DC/DC 建议AVDD,VGH,VGL,VLED,VCOM电路 中尺寸周边电路-gamma 中尺寸通常采用外供gamma的方式。因为中尺寸一般不设初始化接口,所以各项初始化值采用IC预留的设置pin进行,包括gamma。图为常用的gamma电路。此电路可向玻璃供应商索取。 中尺寸屏驱动系统 中尺寸屏采用FPGA驱动系统。该系统能提供较高的频率。 FPGA主板介绍 FPGA系统板上有JTAG和AS这2种接口,JTAG用来调试程序,速度快,直接对FPGA IC起作用。AS用来固化程序,速度慢,对附属的EPPROM IC进行烧录,烧录完成后再由EPPROM对FPGA IC起作用。 JTAG用.sof文件,AS使用.pof文件 烧录时注意接口选择要一致。如图: FPGA程序语言Verilog简介 Verilog语法近似C语言,但是有自己的格式。 以下是程序的典型结构 FPGA程序语言Verilog简介 需要对程序的接口进行约束,指定每个接口所占用的IO口及IO口的标准等信息。 结束语 这个文档介绍了中尺寸屏的技术要点。可以按照这些要点的目录来全盘了解中尺寸屏的技术要求。 FPGA会有专门的文档来进行阐释。

文档评论(0)

cgtk187 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档