- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VHDL实验报告代码毕业设计(论文)word格式
实验一. 分频器设计 一.实验目的 1. 熟悉QUARTUSII 软件的使用 2. 熟悉PLD设计流程 3. 学习分频器的设计 二.实验内容 设计一个最大分频为225的分频器,将50MHz时钟作为输入 三.实验框图 50MHz时钟 输入 计数器计数 计数至时,clkout为反转 四.管脚设定 CLOCK_50 PIN_N2 LEDR[0] PIN_AE23 五.实验代码 LIBRARY ieee; USE ieee.std_logic_1164.all; USE ieee.std_logic_UNSIGNED.all; ENTITY clk1 IS PORT(clk:IN STD_LOGIC; DIGIT:OUT STD_LOGIC); END clk1; ARCHITECTURE clk1 OF clk1 IS BEGIN COUNT: PROCESS(clk) VARIABLE temp:STD_LOGIC_VECTOR(25 DOWNTO 0); BEGIN IF(clkEVENT AND clk = 1)THEN temp := temp+1; IF(temp(25)=1) THEN temp:=(OTHERS=0); END IF; END IF; DIGIT = temp(24); END PROCESS count; END clk1; 六.心得体会 通过这次实验,我初步掌握了QUARTUSII 软件的使用,为今后的实验打下基础。 实验二. VHDL描述风格比较 一.实验目的 1. 深入体会VHDL三种描述风格的区别 2. 学习3输入表决器,异或门的实现 3. 设计一个5输入表决器。 二.实验内容 以3输入表决器,异或门,通用寄存器等代码为例,深入体会VHDL描述风格。 学习已给的3输入表决器代码,完成3输入表决器的三种描述方式的验证比较。在QUARTUS II中对程序进行编译,下载,验证。使用拔码开关SW0,SW1,SW2作为三个输入,输出在LEDR0表示,亮表示‘1’,不亮表示‘0’ 学习已给的异或门代码,完成异或门的三种描述方式的验证比较。在QUARTUS II中对程序进行编译,下载,验证。使用拔码开关SW0,SW1作为输入,输出在LEDR0表示,亮表示‘1’,不亮表示‘0’ 通过对于以上的学习,设计一个5输入表决器。当输入有3个以上为‘1’时,输出为1。使用拔码开关SW0,SW1,SW2,SW3,SW4作为三个输入,输出在LEDR0表示,亮表示‘1’,不亮表示‘0’ 三.实验框图 5个按键输入 计数器计数 计数器大于2, 则输出1,否则输出0 四.管脚设定 SW[0] PIN_N25 SW[1] PIN_N26 SW[2] PIN_P25 SW[3] PIN_AE14 SW[4] PIN_AF14 LEDR[0] PIN_AE23 五.实验代码 1)3输入表决器(行为描述) LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY maj1 IS PORT (a, b, c : IN BIT; m : OUT BIT); END maj1; ARCHITECTURE using_table OF maj1 IS BEGIN PROCESS (a, b, c) CONSTANT lookuptable : BIT_VECTOR(0 TO 7) := VARIABLE index : NATURAL; BEGIN Index := 0; --index must be cleared each time process executes IF a = 1 THEN index := index + 1; END IF; IF b = 1 THEN index := index + 2; END IF; IF c = 1 THEN index := index + 4; END IF; m = lookuptable(index); END PROCESS; END using_table; 2)3输入表决器(数据流描述) LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY maj2 IS PORT (a, b, c : IN BIT; m : OUT BIT); END maj2; ARCHITECTURE concurrent OF maj2 IS BEGIN WITH abc SELECT m = 1 WHEN 110|101|011|111, 0 W
您可能关注的文档
最近下载
- 电力市场交易软件:Energy Exemplar PLEXOS二次开发_7.运行模拟与案例分析.docx VIP
- 煤矿新技术新工艺新设备和新材料课件课件.ppt VIP
- Starter Unit 3 Welcome! (单元解读课件)七年级英语上册(人教版2024).ppt
- 初中七年级(下册) 语文文言文阅读训练试题整理含答案.pdf VIP
- 05N5 热力工程(工程图集).docx VIP
- 电力系统优化与调度软件:PLEXOS二次开发_(16).电力系统规划与运营.docx VIP
- 电力市场分析软件:PLEXOS二次开发_(2).电力市场建模基础.docx VIP
- PCS7-DOSE块使用方法详解.pdf VIP
- 电力系统优化与调度软件:PLEXOS二次开发_(4).电力系统优化理论.docx VIP
- KSFWAY知识竞赛试题含答案.doc VIP
文档评论(0)