- 1、本文档共20页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
AD和DA转换接口设计
摘要
关键词:
目录
1设计概述 1
2 芯片TLC320AD50C的详细介绍 3
2.1 TLC320AD50C概述 3
2.2 TLC320AD50C特点 3
2.3 TLC320AD50C引脚及功能框图介绍 5
3 系统硬件设计 7
3.1 TMS320VC5402系统电路设计 7
3.2 TLC320AD50C与DSP的引脚连接方式 9
4 系统软件设计 11
4.1 AD50的控制时序 12
4.2 程序流程图 14
4.3 部分程序代码 14
5 心得体会 17
参考文献 18
1设计概述
通常,一个典型的DSP系统应包括抗混叠滤波、数据采集A/D转换器、数字信号处理器DSP、D/A转换器和低通滤波器等,其组成框图如图1.1所示。
在许多应用系统中,为了应用DSP卓越的数字信号处理能力,我们必须先将模拟信号进行数字化(A/D转换),再对采样数据进行相应的算法处理,最后经过数字信号模拟化(D/A转换)后输出。在这些DSP应用系统中的关键问题是怎样十分容易和高效地实现这些转换,因此必然涉及到接口电路的设计。本文介绍一种单片内集成了ADC通道和DAC通道的模拟接口电路TLC320AD50C(以下简称AD50)与TMS320VC5402缓冲串口的接口的设计实现方法,然后,基于这种接口电路的硬件设计,通过软件编程实现信号的采集与回放。
图1.1 典型的DSP数据处理系统框图
TMS320VC5402是TI公司生产的从属于TMS320C54x系列的一个工作灵活、高速、具有较高性价比、低功耗的16位定点通用DSP芯片。其主要特点包括:采用改进的哈佛结构,1条程序总线(PB),3条数据总线(CB、DB、EB)和4条地址总线(PAB,CAB,DAB,EAB),带有专用硬件逻辑CPU,片内存储器,片内外围专用的指令集,专用的汇编语言工具等。TMS320VC5402含4K字节的片内ROM和16K字节的双存取RAM,1个HPI(Host Port Interface)接口,2个多通道缓冲单口MCBSP(Multi-Channel Buffered Serial Port),单周期指令执行时间10ns,双电源(1.8V和3.3V)供电,带有符合IEEE1149.1标准的JTAG边界扫描仿真逻辑。 AD50是TI公司生产的一个16位、音频范围(采样频率为2K~22.05KHZ)、内含抗混叠滤波器和重构滤波器的模拟接口芯片,它有一个能与许多DSP芯片相连的同步串行通信接口。AD50C片内还包括一个定时器(调整采样率和帧同步延时)和控制器(调整编程放大增益,锁相环PLL,主从模式)。AD50有28脚的塑料SOP封装(带DW后缀)和48脚的塑料扁平封装(带PT后缀),体积较小,适应于便携设备。AD50的工作温度范围是0~70,单一5V电源供电或5V和3.3V联合供电,工作时的最大功耗为120 mW。DSP(数字信号处理器)具有强大的数字信号处理能力,在其应用系统中,大多由ADC和DAC通道来完成对模拟信号的数字化处理。了一种集成ADC和DAC于一体的TLC320AD50C模拟接口电路与TMS320VC5402定点DSP接口电路的硬件设计方法,并结合主从模式下软件。2 芯片TLC320AD50C的详细介绍
2.1 TLC320AD50C概述
TLC320AD50C使用过采样的Σ-Δ技术提供从数字至模拟 (D/A)和模拟至数字(A/D)的高分辨率低速信号转换。该器件包括两个串行的同步转换通道 (用于各自的数据方向);在DAC之前有一个插入滤波器(interpolation filter)和ADC之后有一个抽取滤波器(decimation filter)。其它的高级功能有片内时序和控制。Σ-Δ结构在低系统速度和低价格下产生高分辨率的模数和数模转换。该器件的选项和电路结构可通过串行接口进行编程。其选项包括:复位、掉电、通信协议、串行时钟率、信号采样率、增益控制及测试方式等 。TLC320AD50C 的工作温度范围从0 ℃~70 ℃。
2.2 TLC320AD50C特点
单5V 电源供电或5V 模拟、3V 数字电源
工作方式时功耗 (PD )100mW(最大)
硬件掉电方式时功耗2.5mW
通用 16 位信号处理
2 的补码数据格式
动态范围91dB(典型)
ADC 总的信号/(噪声+失真)88dB(最小)
DAC 总的信号/(噪声+失真)85dB(最小)
全部器件为差分结构
内部基准电压(Vref)
ADC为64倍过采样,而DAC为256倍过采样(内部)
串行接口
当二次通信(secondary communication)时ALT DATA端提供数据监视
系统测试方式,数字反馈(loopback)测试和模拟反馈测试
支持各种V.34 采样速率
支持
您可能关注的文档
- 500/110电力变压器电磁方案计算及减小局部放电措施研究(优秀).doc
- 5婚姻成立.doc
- 5生活中平面图形.ppt
- 59秒自动计数器设计与实现.doc
- 54986七年级上册第21、22课《承上启下魏晋南北朝文化(一)(二).ppt
- 6-2 梁挠曲线近似微分方程.ppt
- 6-1已知在下,含有甲醇和H2O溶液偏摩尔体积为.doc
- 6.2 Altera FPGA下载配置设计.ppt
- 57页-淘气猴子.ppt
- 5目基因克隆与基因文库构建.ppt
- 2025年全球科技生态系统指数报告 Global Index 2025 Tech Ecosystem.pdf
- 2025年人工智能权力格局研究报告:权力集中化及其威胁 ARTIFICIAL POWER 2025 Landscape Report.pdf
- 知识产权海外利益保护司法案例 2025.pdf
- 2025问题肌抗衰白皮书.pdf
- 中国2025年端午档电影市场研究报告.pdf
- 北汽集团2024可持续发展(ESG)报告-89页.pdf
- 营销策划 -2025潜力少年自闭症学校导视系统VI设计方案.pdf
- 工业互联网与石化化工行业融合应用参考指南(2025年).pdf
- 营销策划 -寺庙寺院品牌营销全案.pdf
- “一带一路”共建国家基础设施发展指数报告(2025).pdf
最近下载
- 创新与创业管理(南京邮电)中国大学MOOC慕课客观题答案.docx VIP
- 部编版四年级下册语文各单元要素梳理.pdf VIP
- 2020年新版全国统一安装工程预算定额.docx
- 国家开放大学《大学语文》形考任务4参考答案.docx VIP
- 北京市2024年第一次普通高中学业水平合格性考试地理卷附答案解析.docx VIP
- 昆曲五大角色行当详解组图.docx VIP
- 2024年湖北省普通高中学业水平选择性考试地理试卷(含答案).docx VIP
- 古诗词诵读《临安春雨初霁》说课稿 2024-2025学年统编版高中语文选择性必修下册[001].docx VIP
- 《小学数学课堂教学动手实践能力的探究》课题申请评审书.doc
- 2024年下半年教资面试真题及解析中小学语文.pdf VIP
文档评论(0)