LPC2000系列学习笔记.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
LPC2000系列学习笔记

LPC2000系列学习笔记--目录/sikinzen/ 1???? LPC2000系列简介... 1 1.1????? 部分特性... 2 1.2????? 存储器映射... 3 2???? 时钟周期... 3 3???? 引脚连接模块... 6 4???? 存储器映射控制... 6 4.1????? 寄存器MEMMAP的取值... 7 4.2????? BOOT管脚的功能... 7 4.3????? 举例:启动代码... 8 5???? 中断... 8 5.1????? 中断源... 8 5.2????? 三种中断类型... 10 5.3????? 如何初始化某个中断源为三类中断中的一类... 10 5.4????? 中断处理过程... 10 5.5????? IRQ中断... 11 5.6????? 关于外部中断... 11 5.7????? 举例... 11 6???? 定时器... 12 6.1????基本定时功能... 13 7???? UART. 13 8???? PWM.. 13 9???? A/D模块... 13 10?????? bootloader 13 10.1??????? 变(常)量声明... 13 10.2??????? 建立中断向量表(向量表所有数据32位累加和为0) 14 10.3??????? 复位程序... 15 10.4??????? 堆栈初始化... 16 10.5??????? 目标板初始化... 17 10.6???????? 其它??? 18? LPC2000系列学习笔记2--时钟周期 ????? 对于LPC2000系列,如果从XTAL1脚输入占空比为50-50的时钟信号,则时钟频率在1~50MHz内;如果使用外部晶振,则仅支持1~30MHz的外部晶振;如果使用片内PLL系统或者引导程序(即ISP功能),输入时钟频率将被限制在10~25MHz。以上是对于晶振输出频率(Fosc)的限制。 ??????除了晶振输出频率,LPC2000还有如下几种频率: ?????? Fcco????????PLL电流控制震荡器的频率,不需太过关注 ?????? Fcclk????? PLL输出频率,也称处理器的时钟频率 ?????? Fpclk????? VPB时钟频率,即为处理器与外设通讯的频率 ?????它们之间的关系如下:(M 、P为PLLCFG寄存器中的倍增器值与分频器值) ?????? Fcclk = Fosc × (M+1)???????????????????? M=0,1,2,…,31;Fcclk不大于60MHz ?????? Fcco = Fosc × 2 P??????????????????? P=1,2,3,4;Fcco处于 156~320MHz ?????? Fplck = Fcclk / (VPBDIV的值)??? VPBDIV取值1,2,4 ?????特别注意,PLL的操作顺序应该是:先将PLL激活并等待锁定,然后再将PLL连接。不要试图在掉电唤醒之后简单地执行馈送序列来重新启动PLL,因为这会在PLL锁定建立之前同时使能并连接PLL。 ?????举例:设置系统时钟 /* 系统设置, Fosc、Fcclk、Fcco、Fpclk必须定义*/ #define??? Fosc????????????????????????? //应当与实际晶振频率一致,10MHz~25MHz #define??? Fcclk????? (Fosc * 4)????? //系统频率,必须为Fosc的整数倍(1~32),且=60MHZ #define??? Fcco????????????? (Fcclk * 4)???? //CCO频率,必须为Fcclk的2、4、8、16倍,范围为156MHz~320MHz #define??? Fpclk????? (Fcclk / 4) * 1?????? //VPB时钟频率,只能为(Fcclk / 4)的1、2、4倍 /* 启动代码中相关部分 */ ??? PLLCON = 1;?????????????? //使能PLL #if (Fpclk / (Fcclk / 4)) == 1 ??? VPBDIV = 0; #endif #if (Fpclk / (Fcclk / 4)) == 2 ??? VPBDIV = 2; #endif #if (Fpclk / (Fcclk / 4)) == 4 ??? VPBDIV = 1; #endif #if (Fcco / Fcclk) == 2 ??? PLLCFG = ((Fc

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档