- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
使用ModelSim对基于niosII处理器的FPGA开发系统进行软硬件联合仿真的方法本文内容主要针对Altera MAX10系列器件(内嵌flash ROM),对于其他系列器件,这些方法原理上也是适用的。1 目标开发系统的软硬件设计需要用到QII进行硬件定义,生成*.spocinfo硬件描述文件;再利用qII 软件开发工具SBT( Nios II Software Build Tools for Eclipse ),定义系统软件环境。而后,利用SBT的mem_init_generate编译工具,生成软件系统所有代码(包括bsp和app)的memory映像文件,该映像文件存放在硬件Qsys指定
文档评论(0)