- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计论文-基于FPGA的学校打铃器设计
基于FPGA的学校打铃器的设计
作 者 姓 名
专 业 电子信息工程 指导教师姓名
专业技术职务
目 录
1
第一章 绪论 3
1.1 选题目的 3
1.2 课题研究内容 4
1.2.1 FPGA的发展历程 4
1.2.2 FPGA的优点 4
1.3 器件及工具介绍 5
1.3.1 QuartusⅡ设计步骤 5
1.3.2 VHDL特点 5
系统方案设计 5
2.1 设计方案分析与选择 5
2.2 学校打铃器总体构成 6
2.3 分频模块设计 7
2.4 消抖模块设计 8
2.5 时钟模块设计 10
2.5.1 秒计数模块 10
2.5.2 分计数模块 11
2.5.3 时计数模块 12
2.5.4 调时模块 12
2.6 闹钟模块设计 13
2.6.1 定时模块 14
2.6.2 比较模块 15
2.7 打铃模块设计 16
2.8 报警模块设计 19
2.8.1 报警时长设定模块 19
2.8.2 蜂鸣器发声模块 20
2.9 显示模块设计 21
2.9.1 时间切换模块 21
2.9.2 动态扫描模块 23
2.10 按键电路设计 25
2.11 电源电路设计 26
验结果分析 27
3.1 测试过程 27
3.2 结果分析 29
31
附 录 32
致 谢 41
摘 要
打铃器为学校上下课时间的准确控制提供了很大的便利,并且在工厂、办公室等场合也起到了提醒人们时间的作用,因此打铃器的设计有一定的实用意义。本设计的学校打铃器采用基于现场可编程门阵列(FPGA)的方法,底层模块采用硬件描述语言(HDL)设计,不仅能对时、分、秒正常计时和显示,而且还可进行闹铃时间的设定,上下课时间报警,报警时间可在1至15秒自由设定。系统主芯片采用美国Altera公司的EP3C40F484I7器件,由时钟模块、控制模块、闹钟模块、定时模块、数据译码模块、显示以及报时等模块组成,由按键进行时钟的校时、清零、启停等。本文在介绍FPGA器件的基础上,着重阐述了如何使用FPGA器件进行系统的开发,以及如何实现学校打铃系统通过及,打铃器正常计时、定时报警、报警时长设定等功能,可为日常作息提供准确、便捷的提醒。关键词:打铃器 现场可编程门阵列 硬件描述语言
ABSTRACT
School Bell provides great convenience for people to control the accurate bell-time in school, and also plays an important role in the work and life in factories, offices, and many other occasions. So it is of great practical significance for us.
This design is based on FPGA and the underlying module is designed by HDL. Not only can it display the right time in hour, minute and second, but the alarming time can also be setted from 1s to 15s, which rings on class time. We choose EP3C40F484I7(Altera Corp.,the USA) as the system main chip. This system is made of five modules,including the clock module, control module, alarm clock, time decoding module, display module, data and time module,etc. You can press the keys to correct or clean the time, and start or stop the clock. Based on describing devices of FPGA,this article focuses on the development method and the way to implement a school bell system.Through simulation and practical test, this system has the funct
您可能关注的文档
- 毕业设计论文-基于C51单片机的点阵LED屏的设计与实现.doc
- 毕业设计论文-基于C#的自助银行模拟系统.doc
- 毕业设计论文-基于C51单片机的计算器系统设计.doc
- 毕业设计论文-基于c#的卡牌游戏的设计和实现.doc
- 毕业设计论文-基于C8051F020车辆散热系统参数检测仪的设计.doc
- 毕业设计论文-基于CA6140的后托架及夹具的设计开发.doc
- 毕业设计论文-基于CAN总线斗式计量控制器的设计.doc
- 毕业设计论文-基于CAN总线的多点温度监测及报警系统设计.doc
- 毕业设计论文-基于can总线汽车车窗控制器设计.doc
- 毕业设计论文-基于CAN总线的安全车距保持系统设计.doc
文档评论(0)