毕业设计(论文)--HOTLink数据发送模块设计.docVIP

毕业设计(论文)--HOTLink数据发送模块设计.doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计说明书 HOTLink数据发送模块设计 学生姓名: 学号: 学 院: 专 业: 指导教师: 2011年 6 月 HOTLink数据发送模块设计 摘 要 本文是基于对HOTLink数据发送模块设计并最终完成模块电路传送数据的技术而进行的研究。该模块电路通过XCF02S下载程序输入口将采集到的数据信息下载接收并输入到XC3S400-1芯片中,然后再将经过处理后的信息从模块电路传输出去。该电路是通过CY68013单片机+FPGA的组合来实现HDLC协议的正常功能。程序源代码设计采用VHDL编写。仿真结果表明此HOTLink数据发送模块可以实现正常的发送功能。 HOTLink数据发送,XC3S400-1,CY68013 HOTLink data transmission module design Abstract This article is based on the HOTLink data transmission module design and ultimately complete the module circuit technology transfer data, the study conducted. The module circuit is input through the XCF02S download the collected data to download to receive and enter into XC3S400-1 chip, and then processed the information from the design and development by the companys data CYPRESS transmitter chip module circuit transmission CY7B923 Out. The circuit through the CY68013 MCU + FPGA combination to achieve the normal function of the HDLC protocol. The design and the source code written in VHDL is used. In this design work focused on the problems and corresponding solutions are given a solution. But emerged through the debugging process simulation results show that: This HOTLink data transmission module circuit can achieve a normal data transmission capabilities. Keywords: FPGA, VHDL, HOTLink data transmission, XC3S400-1, CY68013 朗读 显示对应的拉丁字符的拼音 目 录 1 绪论 1 1.1 课题研究背景 1 1.2 课题研究目的及意义 2 2 总体设计方案 3 2.1 整体设计 3 2.2 各模块设计简述 3 3 硬件设计 4 3.1 FPGA和VHDL以及FIFO的发展 4 3.1.1 FPGA介绍 4 3.1.2 VHDL介绍 5 3.1.3 FIFO的的应用发展 6 3.2 各硬件模块设计 7 3.2.1 CY7B933的原理应用及接收模块设计 7 3.2.2 CY7B923的原理应用及发送模块设计 10 3.2.3 CY7C68013的原理应用及模块设计 13 3.2.4 XC3S400的原理应用及下载接口模块设计 16 3.2.5 高速大容量FLASH的设计 19 3.2.6 时钟源电路的设计 19 3.2.7 配置电路 20 3.2.8 电源供电模块设计 20 4 系统调试 23 5结论 24 附录A 系统硬件电路图 25 附录B 系统PCB版图 26 附录C HOTLink数据发送模块程序 27 参考文献 29 致谢 31 1 绪论 1.1 课题研究背景 在当今社会、生活、科研、生产领域中有许多的大型数字监测、通信系统被广泛的用于这些实践性的生产生活中,给我们的生活生产带来了许多的便利,使我们的研究层次越来越深入、生产越来越进步。但是由于所测的信息源往往具有分散、信息量大等许多特点,使得分布式高速数据传输技术成为系统设计中的重要研究方向和关键技术之一。尤其是经常会遇

文档评论(0)

ze122230743 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档