- 1、本文档共72页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VHDL设计进阶教程
EDA技术实用教程;;1.2 整数、自然数和正整数数据类型;1.3 4位加法计数器的另一种表达方式;1.3 4位加法计数器的另一种表达方式;1.3 4位加法计数器的另一种表达方式;2 不同工作方式的时序电路设计;2.2 带有复位和时钟使能的10进制计数器;图3 例3的RTL电路;2.3 带有并行置位的移位寄存器;2.3 带有并行置位的移位寄存器;3 数据对象DATA OBJECTS;3 数据对象DATA OBJECTS;3.4 进程中的信号与变量赋值语句;3.4 进程中的信号与变量赋值语句;3.4 进程中的信号与变量赋值语句;【例8】
LIBRARY IEEE ;
USE IEEE.STD_LOGIC_1164.ALL ;
ENTITY DFF3 IS
PORT ( CLK,D1 : IN STD_LOGIC ;
Q1 : OUT STD_LOGIC);
END ;
ARCHITECTURE bhv OF DFF3 IS
SIGNAL A,B : STD_LOGIC ;
BEGIN
PROCESS (CLK) BEGIN
IF CLKEVENT AND CLK = 1 THEN
A = D1; B = A; Q1 =B;
END IF;
END PROCESS ;
END ;;【例9】
LIBRARY IEEE ;
USE IEEE.STD_LOGIC_1164.ALL ;
ENTITY DFF3 IS
PORT ( CLK,D1 : IN STD_LOGIC ;
Q1 : OUT STD_LOGIC);
END ;
ARCHITECTURE bhv OF DFF3 IS
BEGIN
PROCESS (CLK)
VARIABLE A,B : STD_LOGIC ;
BEGIN
IF CLKEVENT AND CLK =1 THEN
A:= D1; B := A; Q1 = B;
END IF;
END PROCESS ;
END ;;3.4 进程中的信号与变量赋值语句;
【例10】
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY mux4 IS
PORT (i0, i1, i2, i3, a, b : IN STD_LOGIC;
q : OUT STD_LOGIC);
END mux4;
ARCHITECTURE body_mux4 OF mux4 IS
signal muxval : integer range 7 downto 0;
BEGIN
process(i0,i1,i2,i3,a,b)
begin
muxval = 0;
if (a = 1) then muxval = muxval + 1; end if;
if (b = 1) then muxval = muxval + 2; end if;
case muxval is
when 0 = q = i0;
when 1 = q = i1;
when 2 = q = i2;
when 3 = q = i3;
when others = null;
end case;
end process;
END body_mux4;;
【例11】
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY mux4 IS
PORT (i0, i1, i2, i3, a, b : IN STD_LOGIC;
q : OUT STD_LOGIC);
END mux4;
ARCHITECTURE body_mux4 OF mux4 IS
BEGIN
process(i0,i1,i2,i3,a,b)
variable muxval : integer range 7 downto 0;
begin
muxval := 0;
if (a = 1) then muxval := muxval + 1; end if;
if (b = 1) then muxval := muxval + 2; end if;
case muxval is
when 0 = q = i0;
when 1 = q = i
您可能关注的文档
- pubmed文献检索教程.ppt
- QB2型软启动器工作原理及日常 维护.ppt
- QC080000质量管理内审员培训讲义.ppt
- QC小组基础讲义.ppt
- PT200中级培训讲义.ppt
- QE 工作流程简介.ppt
- QCC_常用质量工具培训.ppt
- QH函数的图像.ppt
- PS中高级考证培训.ppt
- QC7大手法讲师教程.ppt
- 聚焦2025年,创新药研发策略与市场布局研究报告.docx
- 2025年中国射频IC卡考勤管理系统市场调查研究报告.docx
- 元宇宙教育在特殊教育需求者中的应用与支持.docx
- 低空旅游交通飞行器安全性能评估与2025年应用前景报告.docx
- 2025年智能医疗诊断辅助系统可行性研究报告.docx
- 生物医药CDMO项目2025年扩建项目风险评估与管理策略.docx
- 元宇宙教育场景构建与虚拟课堂技术应用案例报告.docx
- 基于大数据的小组合作学习评价互评信度分析及优化策略教学研究课题报告.docx
- 快递行业价格战下的成本与盈利困境:2025年研究报告.docx
- 2025年中国小圆头钢缆锁市场调查研究报告.docx
文档评论(0)