基于VHDL的IIC时序电路设计.docVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于VHDL的IIC时序电路设计

基于VHDL的IIC时序电路设计 iic 总线在设计时要看你所使用的器件的传输或接收时序 只要会一个,其他的都一样 以下是我在一本书上看到的,你看看就会用了 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_arith.all; use ieee.std_logic_unsigned.all; entity reciver is port(reset,clk:in std_logic; sda,scl:inout std_logic; rd:out std_logic; tdata:in std_logic_vector(7 downto 0); rdata:out std_logic_vector(7 downto 0)); end reciver; architecture one of reciver is signal rdatai:std_logic_vector(7 downto 0); type state is (start,transmit,ack,sub,ack1,start1,slave,ack2,reading,ack3); signal current:state; begin process(clk,reset) variable count:integer range 0 to 40; variable cnt:integer range 0 to 8; begin if reset=1then sda=1;scl=1;rdatacurrent=start;cnt:=8;count:=0; elsif clkevent and clk=1 then case current is when start=count:=count+1; case count is when 1=sda=1; when 2=scl=1; when 3=sda=0; when 4=scl=0; when 10=count:=0;current=transmit; when others=null; end case; when transmit=count:=count+1; case count is when 1=sda=tdata(cnt); when 2=scl=1; when 3=scl=0; when 4=cnt:=cnt-1;count:=0; if cnt=0 then cnt:=8;current=ack;rd=1; else current=transmit;rd=0; end if; when others=null; end case; when ack=count:=count+1; case count is when 1=sda=0; when 2=scl=1; when 3=scl=0; when 4=current=sub;count:=0; when others=null; end case; when sub=count:=count+1; case count is when 1=sda=tdata(cnt); when 2=scl=1; when 3=scl=0; when 4=cnt:=cnt-1;count:=0; if cnt=0 then cnt:=8;current=ack1;rd=1; else current=sub;rd=0; end if; when others=null; end case; when ack1=count:=count+1; case count is when 1=sda=0; when 2=scl=1; when 3=scl=0; when 4=current=start1;count:=0; when others=null; end case; when start1=count:=count+1; case count is when 1=sda=1; when 2=scl=1; when 3=sda=0; when 4=scl=0; when 5=current=slave;count:=0; when others=null; end case; when slave=count:=count+1; case count is when 1=sda=tdata(cnt); when 2=scl=1; when 3=scl=0; when 4=cnt:=cnt-1;count:=0; if cnt=0 then cnt:=8;current=ack2;rd=1; else current=sub;rd=0; end if; when

文档评论(0)

qwd513620855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档