- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程设计-基于VHDL的语言数字钟的设计
HEFEI UNIVERSITY 课程设计报告 题 目 基于VHDL语言数字钟的设计 系 别 年级专业 姓 名 指导老师 完成时间 摘 要 本设计主要研究基于VHDL的语音数字钟的设计,该数字钟具有年、月、日、时、分、秒计数显示功能,以24小时循环计数;具有校对功能、整点报时以及清零、使能功能。 本设计主要是在介绍了EDA及VHDL一些相关基本知识的基础上,最后通过仿真出时序图实现预定功能。VHDL EDA 数字钟图 The Design?of?a Voice Digital Clock?Based?on?VHDL Abstract The design for a multi-functional digital clock, with a year, month, day, hours, minutes and seconds count display to a 24-hour cycle count; have proof functions and the whole point timekeeping function. The design is mainly the introduction of the EDA and some related basic knowledge of VHDL, based on the further use of EDA technology, hardware-description language VHDL description logic means for the system design documents, in MaxplusII tools environment, a top-down design, by the various modules together build a voice digital clock. Finally, a timing diagram of the simulation to achieve the intended function. Describes the key design principles and digital clock sub-module approach. Finally,by Max + plusII on timing simulation, debugging and running, by the hardware testing, the two systems designed are verified to realize the advanced design goal. Through this experimental design further enhances the ability of the digital clock works and EDA technology has a more thorough understanding. Keywords: VHDL EDA digital clock Simulation diagram 目 录 第一章 绪论 1 1.1选题背景 1 1.1.1课题相关技术的发展 1 1.1.2课题研究的必要性 2 1.2 课题研究的内容 2 第二章 EDA概述 3 2.1 EDA简介 3 2.2 可编程逻辑器件FPGA 3 2.3 硬件描述语言VHDL 4 2.3.1 VHDL的特点 5 2.3.2 VHDL的设计结构 6 2.3.3 VHDL的设计步骤 6 2.4 MAX+plusⅡ 概述 7 第三章 数字钟的设计要求及总体设计 8 3.1设计要求 8 3.2 总体设计 8 3.2.1设计框图 8 3.2.2设计原理图 9 3.3 设计原理 10 3.4各模块及其功能 10 3.5端口引脚名称 11 第四章 VHDL程序设计 12 4.1分频模块 12 4.2软件设计 13 4.2.1 SECOND模块 13 4.2.2 MINUTE模块 15 4.2.3 HOUR模块 17 4.2.4 扫描模块 18 4.2.5显示模块 20 4.2.6定时闹钟模块 21 4.2.7 日计数模块 23 4.2.8 月计数模块 25 4.2.9 年计数模块 27 4.3硬件测试及说明 30 4.3.1顶层模块原理图 30 4.3.2电子钟基本功能仿真结果 31 4.3.3硬件测试说明 32 4.3.4结论 32 第五章 总结 33 参考文献 35 致 谢 36 绪论 现代社会的标志之一就是信息产
您可能关注的文档
最近下载
- 第二版--医学伦理学经典案例分析100.pdf VIP
- fanuc发那科机器人编程手册.pptx VIP
- 2025年华医网继续教育“痔”的精准微创治疗技术题库及答案.docx VIP
- 大疆无人机御3航拍摄影与后期从入门到精通第9章 焦点跟随:无人机自动跟随拍大片.pptx VIP
- 计算机应用基础教程(Windows10+Office2016)PPT全套完整教学课件.pptx VIP
- 2025年交管学法减分考试题库以及答案(160题完整版) .pdf VIP
- 施工人员入场安全教育手册(一人一档).doc VIP
- 美的热水器F80- A20GA2(H)专项试验报告.pdf VIP
- 大学生创业生涯规划书.pdf VIP
- 人教版(2025)八年级上册14.2三角形全等的判定(课时1)(教学课件)(32张PPT)(含音频+视频).pptx VIP
有哪些信誉好的足球投注网站
文档评论(0)