- 1、本文档共28页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2015年硬件工程师应聘笔试题及答案
1.什么是和时间建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟沿前,数据信号保持不变的时间。保持时间是指时钟沿后数据信号保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。什么是竞争与冒险现象?怎样判断?如何消除? 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是,二是请画出用D触发器实现2倍分频的逻辑电路?D触发器的输出端加非门接到D端 什么是线与逻辑,要实现它,在硬件特性上有什么具体要求? 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用门来实现,由于不用门可能使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电阻。什么是同步逻辑和异步逻辑? 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。电路设计可分类为同步电路和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。atch与egister的区别,为什么现在多用register.行为级描述中latch如何产生的。atch是电平触发,egister是边沿触发,register在同一时钟边沿触发下动作,符合同步电路的设计思想,而latch则属于异步电路设计,往往会导致时序分析困难,不适当的应用latch则会大量浪费芯片资源。什么是锁相环(PLL)?锁相环的工作原理是什么?锁相环是一种反馈电路,其作用是使得电路上的时钟和某一外部时钟的相位同步。PLL通过比较外部信号的相位和由压控晶振(VCXO)的相位来实现同步的,在比较的过程中,锁相环电路会不断根据外部信号的相位来调整本地晶振的时钟相位,直到两个信号的相位同步。在数据采集系统中,锁相环是一种非常有用的同步技术,因为通过锁相环,可以使得不同的数据采集板卡共享同一个采样时钟。因此,所有板卡上各自的本地80MHz和20MHz时基的相位都是同步的,从而采样时钟也是同步的。因为每块板卡的采样时钟都是同步的,所以都能严格地在同一时刻进行数据采集。你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗逻辑电平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等 TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。
可编程逻辑器件在现代电子设计中越来越重要,请问: a) 你所知道的可编程逻辑器件有哪些PAL,PLA,CPLD,FPGA: Field Programmable Gate Array
CPLD:Complex Programmable Logic Device
10.设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题protel项目设计流程
1 系统功能分析
硬件设计工程师与PCB设计工程师沟通,分析电路组成,熟悉电路框图;
2 原理图符号设计
(1)常用的原理图符号在元件库中查找;
(2)特殊的原理图符号在原理图库元器件编辑器中自主设计;
3 原理图设计
(1)摆放元器件;
(2)元器件导线连接;
(3)修改元器件序号和参数;
(4)进行ERC检查,并修改,直至ERC检查100%通过;
4 编制元器件封装表
(1)查找元器件资料,确定元器件封装类型;
(2)常用的元器件封装在封装库中查找;
(3)特殊的元器件封装在封装编辑器中自主设计;
5 网络表设计
(1)修改元器件的封装类型;
(2)生成网络表;
(3)在PCB编辑器中随意绘制keepout层;
(4)在PCB编辑器中导入网络表;
(5)修改网络表中的错误直至100%导入;
6 PCB设计规划
(1)在PCB编辑器中按照要求绘制Keepout层;
(2)元器件布局
(3)布局优化
7 布线规则设计
(
您可能关注的文档
- 2010会计考试第四、五、六章分录——带WORD格式的整理版.doc
- 2010全国年度优秀职业经理人推荐与评价细则.doc
- 2010中国家居消费趋势研究.doc
- 2010东鹏陶瓷策划方案定稿-中视金鑫226p.ppt
- 2010北京车展赏车攻略1.docx
- 2010中考物理分类汇编:光学与声音.doc
- 2010司法考试众合系统强化班林鸿潮行政法.doc
- 2010司法考试新大纲解读.doc
- 2010厦门一中暑期高一数学夏令营加试试题解答.doc
- 2010北京科技周主场活动方案.ppt
- 2025年佳木斯市郊区招聘公益性岗位人员(37人)模拟试卷附答案详解(综合卷).docx
- 2025年北京水利医院招聘工作人员(16人)笔试备考试题附答案详解(巩固).docx
- 2025年佛山市第二人民医院招聘高层次人才(第一批)(6人)考前自测高频考点模拟试题参考答案详解.docx
- 2025年中山市横栏镇人民政府所属事业单位招聘事业单位人员(模拟试卷及一套完整答案详解.docx
- 2025年北京市东城区事业单位招聘工作人员(106人)模拟试卷含答案详解(a卷).docx
- 2025年二连浩特市事业单位引进急需紧缺人才的(4人)考前自测高频考点模拟试题含答案详解(名师推荐).docx
- 2025年临沂兰陵文化旅游发展有限公司权属企业面向社会招聘戏曲演员和讲解员考前自测高频考点模拟试题含.docx
- 2025年中山市小榄镇人民政府所属事业单位招聘事业单位人员(模拟试卷附答案详解(综合卷).docx
- 2025年中国福利会发展研究中心(宋庆龄儿童发展中心、中国福利会考前自测高频考点模拟试题及答案详解(.docx
- 2025年十堰市竹山面向社会引进高层次急需紧缺人才(9人)笔试备考试题附答案详解(研优卷).docx
文档评论(0)