测井电缆数据传输系统的设计.doc

  1. 1、本文档共68页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
测井电缆数据传输系统的设计

毕业论文(设计) 题目名称: 测井电缆数据传输系统的设计 题目类型: 毕业设计 学生姓名: 林蕾 院 (系): 电子信息学院 专业班级: 电气工程及其自动化10601班 指导教师: 杨旭辉 辅导教师: 杨旭辉 时 间:2010年3月15日至2010年6月10日 目录 毕业论文(设计)任务书 I 毕业设计开题报告 III 长江大学毕业论文(设计)指导教师评审意见 XI 长江大学毕业论文(设计)评阅教师评语 XII 长江大学毕业论文(设计)答辩记录及成绩评定 XIII 中文摘要 XIV 英文摘要 XV 1 前言 1 2 选题背景 2 2.1 课题来源 2 2.2 研究目的和意义 2 2.3 应解决的主要问题及应达到的技术要求 2 2.4 国内外现状、发展趋势及存在的主要问题 3 2.5 课题研究的指导思想和技术路线 7 3 方案论证 7 3.1 数据压缩技术 7 3.2 调制解调技术 7 4 设计过程论述 9 4.1 测井电缆分析 9 4.2 OFDM基本理论研究 11 4.3 调制部分系统方案 15 4.4 解调部分系统方案 16 4.5 系统硬件框图 18 4.6 硬件电路设计 19 4.7 系统软件设计 25 4.8 调试结果分析 28 5 总结 31 5.1 主要特色和创新点 31 5.2 实践应用价值 31 参考文献 32 致谢 33 附录 34 1. 调制器实物图 34 2. 解调器实物图 34 3. 调制解调器实物图 35 4. 调制发送端乒乓RAM缓存程序 35 5. 解调接收端乒乓RAM缓存程序 43 毕业论文(设计)任务书 (学生将下达的任务书复印粘帖于此处) 院(系) 电子信息学院 专业 电气工程及其自动化 班级 10601 学生姓名 林蕾 指导教师/职称 杨旭辉/讲师 毕业论文(设计)题目: 测井电缆数据传输系统的设计 毕业论文(设计)起止时间:2010 年3 月 15日~ 2010年 6月 10 日 3. 毕业论文(设计)所需资料及原始数据(指导教师选定部分) [1] T.M.Schmidl and D.C.Cox. Robust frequency and timing synchronization for OFDM[J] . IEEE Trans. Commun, 1997,Vol 45 No.12,pp.1613-1621 [2] B.Park,H.Cheon,C.Kang and D.Hong. A Novel Timing Estimation Method for OFDM System[J].IEEE Commun,2003,Vol. 7 No.5,pp239-241 [3] H.Minn,M.Zeng,V.K.Bhargava. On timing offset estimation for OFDM system[J]. IEEE Commun. July 2000,Vol 4,No. 7,pp 242-244 [4] 姚远,余厚全,魏为. 基于DMT技术的测井数传系统设计与仿真 [5] 佟学俭,罗涛. OFDM移动通信技术原理与应用[M]. 人民邮电出版社. 2003 [6] 美国德州仪器公司. TMS320C6000系列DSP编程工具与指南 清华大学出版社 [7] 褚振勇. FPGA设计及应用(第二版)西安电子科技大学出版社 [8] Verilog HDL 程序设计与实践 人民邮电出版社 4. 毕业论文(设计)应完成的主要内容 (1) 深入研究OFDM技术发展的现状,提出解决测井数据高速传输方案,包括硬件设计、软件设计、数据协议设计、系统物理层设计。 (2) 以DSP为核心器件,开发基于OFDM技术的高速数据传输系统。 5. 毕业论文(设计)的目标及具体要求 12位A/D 12位D/A 传输率,500kb/s 分时或连续记录 6(设计)所需的条件及上机时数要求 DSP开发板、FPGA开发板、电源、示波器、万用表等常用工具。 上机时数:300 小时 任务书批准日期 2010 年 3 月 10 日 教研室(系)主任(签字) 任务书下达日期 2010 年 3 月 15 日 指导教师(签字) 完成任务日期 2010 年 6 月 10日 学生(签名)

文档评论(0)

pangzilva + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档