Verilog期末实验报告—六十进制计数器.docVIP

Verilog期末实验报告—六十进制计数器.doc

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Verilog期末实验报告—六十进制计数器

苏州科技学院 实 验 报 告 课程名称: Verilog使用及其应用 实验名称: Verilog 六十进制计数器设计 学院: 电子科学与技术学院 专业: 电子科学与技术 班级: 2 实验日期: 指导教师: 姓名: 杨德彬 学号:1120106215 一、实验目的 三、实验内容 程序编码: module CatShitOne(clk,ret,LED,saomiao); input clk; input ret; output reg [2:0] saomiao; output reg [6:0] LED; reg [13:0] clk_ct; reg pulse; reg [3:0] SECL,SECH; reg [3:0] MINL,MINH; reg [3:0] LEDSTATE; always @ (posedge clk) begin if(clk_ct==900) begin clk_ct=0; pulse=~pulse; end else clk_ct=clk_ct+1; end always @ (posedge pulse or negedge ret) if(!ret) begin SECL=0; SECH=0; MINL=0; MINH=0; end else begin if(SECL==9) begin SECL=0; if(SECH==5) begin SECH=0; if(MINL==9) begin MINL=0; if(MINH==5) MINH=0; else MINH=MINH+1; end else MINL=MINL+1; end else SECH=SECH+1; end else SECL=SECL+1; end always @ (posedge clk) saomiao=saomiao+1; always @ (saomiao) case(saomiao) 3b000: LEDSTATE=4b0000; 3b001: LEDSTATE=4b0000; 3b010: LEDSTATE=4b0000; 3b011: LEDSTATE=MINH; 3b100: LEDSTATE=MINL; 3b101: LEDSTATE=4b1010; 3b110: LEDSTATE=SECH; 3b111: LEDSTATE=SECL; default:LEDSTATE=SECL;// endcase always @ (LEDSTATE) case(LEDSTATE) 4b0000: LED=7b1111110; 4b0001: LED=7b0110000; 4b0011: LED=7b1111001; 4b0100: LED=7b0110011; 4b0101: LED=7b1011011; 4b0110: LED=7b1011111; 4b0111: LED=7b1110000; 4b1000: LED=7b1111111; 4b1001: LED=7b1111011; 4b1010: LED=7b0000000; default: LED=7b0000000; endcase endmodule 四、实验截图 1.正弦波示意图:(choose=0时的波形数值) 2.方波示意图:(choose=1时的波形数值) 3.正三角波示意图:(choose=2时的波形数值) 4.反三角波示意图:(choose=3时的波形数值) 五、实验总结 通过这次期末实验,更进一步认识了Verilog语言的使用,详细了解了整个设计制作和仿真流程,独立思考并通过一步步的调试,逐步摸索和进一步

文档评论(0)

zhuwenmeijiale + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7065136142000003

1亿VIP精品文档

相关文档