第4章半导体存储器-4.2高速缓冲存储器Cache.pdf

第4章半导体存储器-4.2高速缓冲存储器Cache.pdf

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第4章半导体存储器-4.2高速缓冲存储器Cache

4.2 4.2 44..22 高速缓冲存储器 Cache 一、Cache的功能及基本原理 CCaacchhee 高速缓冲存储器(Cache)简称快存,是为了解决CPU和主存 Cache CPU CCaacchhee CCPPUU 之间速度不匹配问题而设置的。 CPU M CPU M 是介于 与主存 之间的小容量存储器,但存取速度比主 CCPPUU MM 存快。 快存可以看作为主存的缓冲存储器,它通常由高速的双极型 半导体存储器或SRAM组成。快存的功能全部由硬件实现, SRAM SSRRAAMM 并对程序员透明。 快存的内容是主存的某一部分的映像! CPU Cache 主存 外存 图4-16 Cache与主存关系的示意图 1. Cache的功能:提高读取速度 1. Cache 11.. CCaacchhee 主存:MOS半导体存储器 MOS MMOOSS 快存:双极型半导体存储器 10 主存和快存的存取速度可以相差几- 倍。 10 1100 2. Cache 2. Cache的基本原理 22.. CCaacchhee 管理逻辑 CAM 主存:模快 化,每块8K 8K 88KK 8K主存16 8K 16 地址 快存管理机构 88KK 1166 总线 主存 个字节快存 16个字节4 16 4

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档