试比较动态RAM及静态RAM及优缺点.docVIP

  1. 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 3、试比较动态RAM与静态RAM的优缺点。 答:静态RAM用触发器存储信息,各要不断电,信息就不会丢失,不需要刷新,但静态RAM集成度低,功耗大。 动态RAM用电容存储信息,为了保持信息必须每隔1~2ms就要对高电平电容重新充电,称为刷新,因此必须含有刷新电路,在电路上较复杂,但动态RAM集成度高,且价格便宜。 5、当CPU与低速存储器接口时,通常采用什么方法进行速度匹配?举例。 答:通常采用的方法是使用“等待申请”信号,该方法是与CPU设计时设置一条“等待申请”输入线。若与CPU连接的存储器速度较慢,使CPU在规定的读写周期不能完成读写操作,则在CPU执行访问存储器指令时,由等待信号发生器向信号CPU发生“等待申请”信号,使CPU在正常的读写周期之外再插入一个或几个等待周期,以使通过改变指令的时钟周期使系统速度变慢,从而达到与慢速存储器匹配的目的。 例如,8086CPU中的READY(准备就绪)输入线就是为协调CPU与存储器或I/0端口之间的速度而设计的一条系统状态请求线。 8、用1024×1位的RAM芯片组成16K×8位的存储器,需要多少个芯片?分为多少组?共需多少根地址线?地址线如何分配?试画出与CPU的连接框图。 解:(1)共需要16×8=128个芯片 (2)对此题,按照“8个一组”原则,应分为16组 (3)∵地址线数R=log2P,P为存储单元数 ∴K=log2×1024)=14 即需要14根地址线 (4)可采用部分译码法对地址线进行分配: 将A0~A9作为内存寻址;A10~A13作为片选信号;A14、A15任意如下图地址分配表: 芯片组合 片选信号A13~A10 地址范围A13~A0 1 0000 0000 0000 2 0001 0001 0001 3 0010 0010 0010 4 0011 0111 0111 5 0100 0100 0100 6 0101 0101 0101 7 0110 0110 0110 8 0111 0111 0111 9 1000 1000 1000 10 1001 1001 1001 11 1010 1010 1010 12 1011 1011 1011 13 1100 1100 1100 14 1101 1101 1101 15 1110 1110 1110 16 1111 1111 1111 (5)与CPU的连接框图如下所示: 4-16译码器由74LS138扩展获得 9、DRAM接口电路与SRAM接口电路的主要区别是什么? 答:(1)在存储原理上不同:DRAM芯片中的存储元是靠栅极上的电高的电荷存储信息的,时间一长将会引起信息丢失,所以必须定时刷新,而SRAM芯片则不需要刷新; (2)DRAM芯片的集成度高,存储容量大,使引脚数量不够用,故地址输入一般采用两路复用锁存方式。从而DRAM接口比SRAM接口要复杂。

文档评论(0)

ctuorn0371 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档