- 1、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SCG102A-DFC-A1P6 V1.0;SCG102A-DFC-A1P2 V1.0;中文规格书,Datasheet资料
SCG102A
Synchronous Clock
Generators
PLL
2111 Comprehensive Drive
Aurora, Illinois 60505
Phone: 630- 851- 4722
Fax: 630- 851- 5040
Applications
• SONET / SDH / ATM
• DWDM / FDM
• DSL-PON Interconnects
• FEC (Forward Error Correction)
Features
• 3.3V High Precision PLL
• Accepts 1 of 4 Selectable, Pre-determined Input Frequencies
• 77.76 MHz to 170 MHz Output Frequencies Available.
• Jitter Generation OC-192 Compliant
• 1.0” x 0.80” x 0.285”, Surface Mount
Bulletin SG076
Page 1 of 8
Revision 00
Date 11 APR 07
Issued By ENG
/
General Description
The SCG102A provides high precision phase lock loop LVPECL outputs may be put into the tri-state high impedance
frequency translation for the telecommunication applications. condition for external testing purposes by asserting a high signal
The SCG102A product generates LVPECL outputs from an to the Enable/Disable pin.
intrinsically low jitter, voltage controlled crystal oscillator. The SCG102A is a 3.3 Volt component that will typically draw
SCG102A is well suited for use in line cards, service 75mA. The SCG102A is designed to be used in applications that
termination cards and s
文档评论(0)